adi_mst.h 14 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466
  1. /* Copyright (C) 2018 RDA Technologies Limited and/or its affiliates("RDA").
  2. * All rights reserved.
  3. *
  4. * This software is supplied "AS IS" without any warranties.
  5. * RDA assumes no responsibility or liability for the use of the software,
  6. * conveys no license or title under any patent, copyright, or mask work
  7. * right to the product. RDA reserves the right to make changes in the
  8. * software without notification. RDA also make no representation or
  9. * warranty that such application will be suitable for the specified use
  10. * without further testing or modification.
  11. */
  12. #ifndef _ADI_MST_H_
  13. #define _ADI_MST_H_
  14. // Auto generated by dtools(see dtools.txt for its version).
  15. // Don't edit it manually!
  16. #define REG_ADI_MST_BASE (0x51100000)
  17. typedef volatile struct
  18. {
  19. uint32_t adi_version; // 0x00000000
  20. uint32_t adi_ctrl; // 0x00000004
  21. uint32_t adi_pril; // 0x00000008
  22. uint32_t __12[1]; // 0x0000000c
  23. uint32_t adi_int_en; // 0x00000010
  24. uint32_t adi_int_raw; // 0x00000014
  25. uint32_t adi_int_status; // 0x00000018
  26. uint32_t adi_int_clear; // 0x0000001c
  27. uint32_t adi_cfg0; // 0x00000020
  28. uint32_t adi_cfg1; // 0x00000024
  29. uint32_t arm_rd_cmd; // 0x00000028
  30. uint32_t arm_rd_data; // 0x0000002c
  31. uint32_t arm_cmd_status; // 0x00000030
  32. uint32_t adi_chanel_en; // 0x00000034
  33. uint32_t adi_cmd_wr; // 0x00000038
  34. uint32_t adi_dat_wr; // 0x0000003c
  35. uint32_t event0_waddr; // 0x00000040
  36. uint32_t event1_waddr; // 0x00000044
  37. uint32_t event2_waddr; // 0x00000048
  38. uint32_t event3_waddr; // 0x0000004c
  39. uint32_t event0_wdata; // 0x00000050
  40. uint32_t event1_wdata; // 0x00000054
  41. uint32_t event2_wdata; // 0x00000058
  42. uint32_t event3_wdata; // 0x0000005c
  43. } HWP_ADI_MST_T;
  44. #define hwp_adiMst ((HWP_ADI_MST_T *)REG_ACCESS_ADDRESS(REG_ADI_MST_BASE))
  45. // adi_version
  46. typedef union {
  47. uint32_t v;
  48. struct
  49. {
  50. uint32_t adi_version_low : 4; // [3:0]
  51. uint32_t adi_version_high : 12; // [15:4], read only
  52. uint32_t __31_16 : 16; // [31:16]
  53. } b;
  54. } REG_ADI_MST_ADI_VERSION_T;
  55. // adi_ctrl
  56. typedef union {
  57. uint32_t v;
  58. struct
  59. {
  60. uint32_t addr_byte_sel : 2; // [1:0]
  61. uint32_t wr_bit_flag : 1; // [2]
  62. uint32_t addr_bits_sel : 2; // [4:3]
  63. uint32_t wr_cmd_en : 1; // [5]
  64. uint32_t __31_6 : 26; // [31:6]
  65. } b;
  66. } REG_ADI_MST_ADI_CTRL_T;
  67. // adi_pril
  68. typedef union {
  69. uint32_t v;
  70. struct
  71. {
  72. uint32_t chnl0_pri : 3; // [2:0]
  73. uint32_t chnl1_pri : 3; // [5:3]
  74. uint32_t event0_pri : 3; // [8:6]
  75. uint32_t event1_pri : 3; // [11:9]
  76. uint32_t event2_pri : 3; // [14:12]
  77. uint32_t event3_pri : 3; // [17:15]
  78. uint32_t __31_18 : 14; // [31:18]
  79. } b;
  80. } REG_ADI_MST_ADI_PRIL_T;
  81. // adi_int_en
  82. typedef union {
  83. uint32_t v;
  84. struct
  85. {
  86. uint32_t wfifo_en : 1; // [0]
  87. uint32_t __2_1 : 2; // [2:1]
  88. uint32_t fifo_overflow_int_en : 1; // [3]
  89. uint32_t __31_4 : 28; // [31:4]
  90. } b;
  91. } REG_ADI_MST_ADI_INT_EN_T;
  92. // adi_int_raw
  93. typedef union {
  94. uint32_t v;
  95. struct
  96. {
  97. uint32_t __2_0 : 3; // [2:0]
  98. uint32_t fifo_overflow_raw : 1; // [3], read only
  99. uint32_t __31_4 : 28; // [31:4]
  100. } b;
  101. } REG_ADI_MST_ADI_INT_RAW_T;
  102. // adi_int_status
  103. typedef union {
  104. uint32_t v;
  105. struct
  106. {
  107. uint32_t __2_0 : 3; // [2:0]
  108. uint32_t fifo_overflow_status : 1; // [3], read only
  109. uint32_t __31_4 : 28; // [31:4]
  110. } b;
  111. } REG_ADI_MST_ADI_INT_STATUS_T;
  112. // adi_int_clear
  113. typedef union {
  114. uint32_t v;
  115. struct
  116. {
  117. uint32_t __2_0 : 3; // [2:0]
  118. uint32_t fifo_overflow_clear : 1; // [3]
  119. uint32_t __31_4 : 28; // [31:4]
  120. } b;
  121. } REG_ADI_MST_ADI_INT_CLEAR_T;
  122. // adi_cfg0
  123. typedef union {
  124. uint32_t v;
  125. struct
  126. {
  127. uint32_t rf_gssi_frame_len : 6; // [5:0]
  128. uint32_t rf_gssi_cmd_len : 5; // [10:6]
  129. uint32_t rf_gssi_data_len : 5; // [15:11]
  130. uint32_t rf_gssi_wr_pos : 5; // [20:16]
  131. uint32_t rf_gssi_wr_pol : 1; // [21]
  132. uint32_t rf_gssi_sync_sel : 1; // [22]
  133. uint32_t rf_gssi_sync_mode : 1; // [23]
  134. uint32_t rf_gssi_sync : 1; // [24]
  135. uint32_t rf_gssi_sck_rev : 1; // [25]
  136. uint32_t rf_gssi_oe_cfg : 1; // [26]
  137. uint32_t rf_gssi_ie_cfg : 1; // [27]
  138. uint32_t rf_gssi_dummy_clk_en : 1; // [28]
  139. uint32_t rf_gssi_fast_mode : 1; // [29]
  140. uint32_t rf_gssi_sck_all_on : 1; // [30]
  141. uint32_t rf_gssi_wr_disable : 1; // [31]
  142. } b;
  143. } REG_ADI_MST_ADI_CFG0_T;
  144. // adi_cfg1
  145. typedef union {
  146. uint32_t v;
  147. struct
  148. {
  149. uint32_t rf_gssi_ng_tx : 1; // [0]
  150. uint32_t rf_gssi_ng_rx : 1; // [1]
  151. uint32_t rf_gssi_clk_div : 8; // [9:2]
  152. uint32_t rf_gssi_sync_head_len : 3; // [12:10]
  153. uint32_t rf_gssi_sync_end_len : 3; // [15:13]
  154. uint32_t rf_gssi_dummy_len : 4; // [19:16]
  155. uint32_t rf_gssi_sample_delay : 1; // [20]
  156. uint32_t rf_gssi_scc_len : 3; // [23:21]
  157. uint32_t rf_gssi_wbp_len : 3; // [26:24]
  158. uint32_t __27_27 : 1; // [27]
  159. uint32_t rf_gssi_rbp_len : 3; // [30:28]
  160. uint32_t rf_gssi_strtbit_mode : 1; // [31]
  161. } b;
  162. } REG_ADI_MST_ADI_CFG1_T;
  163. // arm_rd_cmd
  164. typedef union {
  165. uint32_t v;
  166. struct
  167. {
  168. uint32_t arm_rd_cmd : 17; // [16:0]
  169. uint32_t __31_17 : 15; // [31:17]
  170. } b;
  171. } REG_ADI_MST_ARM_RD_CMD_T;
  172. // arm_rd_data
  173. typedef union {
  174. uint32_t v;
  175. struct
  176. {
  177. uint32_t arm_rd_cmd : 16; // [15:0], read only
  178. uint32_t arm_rd_addr : 15; // [30:16], read only
  179. uint32_t arm_rd_cmd_busy : 1; // [31], read only
  180. } b;
  181. } REG_ADI_MST_ARM_RD_DATA_T;
  182. // arm_cmd_status
  183. typedef union {
  184. uint32_t v;
  185. struct
  186. {
  187. uint32_t arm_wr_status : 1; // [0], read only
  188. uint32_t arm_rd_status : 1; // [1], read only
  189. uint32_t __3_2 : 2; // [3:2]
  190. uint32_t adi_busy : 1; // [4], read only
  191. uint32_t __7_5 : 3; // [7:5]
  192. uint32_t wfifo_full : 1; // [8], read only
  193. uint32_t wfifo_empty : 1; // [9], read only
  194. uint32_t __11_10 : 2; // [11:10]
  195. uint32_t wfifo_fill_data_level : 3; // [14:12], read only
  196. uint32_t __15_15 : 1; // [15]
  197. uint32_t adi_fsm_status : 4; // [19:16], read only
  198. uint32_t event0_wr_status : 1; // [20], read only
  199. uint32_t event1_wr_status : 1; // [21], read only
  200. uint32_t event2_wr_status : 1; // [22], read only
  201. uint32_t event3_wr_status : 1; // [23], read only
  202. uint32_t __31_24 : 8; // [31:24]
  203. } b;
  204. } REG_ADI_MST_ARM_CMD_STATUS_T;
  205. // adi_chanel_en
  206. typedef union {
  207. uint32_t v;
  208. struct
  209. {
  210. uint32_t event0_trigger_negedge_en : 1; // [0]
  211. uint32_t event0_trigger_posedge_en : 1; // [1]
  212. uint32_t event1_trigger_negedge_en : 1; // [2]
  213. uint32_t event1_trigger_posedge_en : 1; // [3]
  214. uint32_t event2_trigger_negedge_en : 1; // [4]
  215. uint32_t event2_trigger_posedge_en : 1; // [5]
  216. uint32_t event3_trigger_negedge_en : 1; // [6]
  217. uint32_t event3_trigger_posedge_en : 1; // [7]
  218. uint32_t __31_8 : 24; // [31:8]
  219. } b;
  220. } REG_ADI_MST_ADI_CHANEL_EN_T;
  221. // adi_cmd_wr
  222. typedef union {
  223. uint32_t v;
  224. struct
  225. {
  226. uint32_t adi_cmd_wr : 17; // [16:0]
  227. uint32_t __31_17 : 15; // [31:17]
  228. } b;
  229. } REG_ADI_MST_ADI_CMD_WR_T;
  230. // adi_dat_wr
  231. typedef union {
  232. uint32_t v;
  233. struct
  234. {
  235. uint32_t adi_dat_wr : 16; // [15:0]
  236. uint32_t __31_16 : 16; // [31:16]
  237. } b;
  238. } REG_ADI_MST_ADI_DAT_WR_T;
  239. // event0_waddr
  240. typedef union {
  241. uint32_t v;
  242. struct
  243. {
  244. uint32_t event0_waddr : 17; // [16:0]
  245. uint32_t __31_17 : 15; // [31:17]
  246. } b;
  247. } REG_ADI_MST_EVENT0_WADDR_T;
  248. // event1_waddr
  249. typedef union {
  250. uint32_t v;
  251. struct
  252. {
  253. uint32_t event1_waddr : 17; // [16:0]
  254. uint32_t __31_17 : 15; // [31:17]
  255. } b;
  256. } REG_ADI_MST_EVENT1_WADDR_T;
  257. // event2_waddr
  258. typedef union {
  259. uint32_t v;
  260. struct
  261. {
  262. uint32_t event2_waddr : 17; // [16:0]
  263. uint32_t __31_17 : 15; // [31:17]
  264. } b;
  265. } REG_ADI_MST_EVENT2_WADDR_T;
  266. // event3_waddr
  267. typedef union {
  268. uint32_t v;
  269. struct
  270. {
  271. uint32_t event3_waddr : 17; // [16:0]
  272. uint32_t __31_17 : 15; // [31:17]
  273. } b;
  274. } REG_ADI_MST_EVENT3_WADDR_T;
  275. // event0_wdata
  276. typedef union {
  277. uint32_t v;
  278. struct
  279. {
  280. uint32_t event0_neg_wdata : 16; // [15:0]
  281. uint32_t event0_pos_wdata : 16; // [31:16]
  282. } b;
  283. } REG_ADI_MST_EVENT0_WDATA_T;
  284. // event1_wdata
  285. typedef union {
  286. uint32_t v;
  287. struct
  288. {
  289. uint32_t event1_neg_wdata : 16; // [15:0]
  290. uint32_t event1_pos_wdata : 16; // [31:16]
  291. } b;
  292. } REG_ADI_MST_EVENT1_WDATA_T;
  293. // event2_wdata
  294. typedef union {
  295. uint32_t v;
  296. struct
  297. {
  298. uint32_t event2_neg_wdata : 16; // [15:0]
  299. uint32_t event2_pos_wdata : 16; // [31:16]
  300. } b;
  301. } REG_ADI_MST_EVENT2_WDATA_T;
  302. // event3_wdata
  303. typedef union {
  304. uint32_t v;
  305. struct
  306. {
  307. uint32_t event3_neg_wdata : 16; // [15:0]
  308. uint32_t event3_pos_wdata : 16; // [31:16]
  309. } b;
  310. } REG_ADI_MST_EVENT3_WDATA_T;
  311. // adi_version
  312. #define ADI_MST_ADI_VERSION_LOW(n) (((n)&0xf) << 0)
  313. #define ADI_MST_ADI_VERSION_HIGH(n) (((n)&0xfff) << 4)
  314. // adi_ctrl
  315. #define ADI_MST_ADDR_BYTE_SEL(n) (((n)&0x3) << 0)
  316. #define ADI_MST_WR_BIT_FLAG (1 << 2)
  317. #define ADI_MST_ADDR_BITS_SEL(n) (((n)&0x3) << 3)
  318. #define ADI_MST_WR_CMD_EN (1 << 5)
  319. // adi_pril
  320. #define ADI_MST_CHNL0_PRI(n) (((n)&0x7) << 0)
  321. #define ADI_MST_CHNL1_PRI(n) (((n)&0x7) << 3)
  322. #define ADI_MST_EVENT0_PRI(n) (((n)&0x7) << 6)
  323. #define ADI_MST_EVENT1_PRI(n) (((n)&0x7) << 9)
  324. #define ADI_MST_EVENT2_PRI(n) (((n)&0x7) << 12)
  325. #define ADI_MST_EVENT3_PRI(n) (((n)&0x7) << 15)
  326. // adi_int_en
  327. #define ADI_MST_WFIFO_EN (1 << 0)
  328. #define ADI_MST_FIFO_OVERFLOW_INT_EN (1 << 3)
  329. // adi_int_raw
  330. #define ADI_MST_FIFO_OVERFLOW_RAW (1 << 3)
  331. // adi_int_status
  332. #define ADI_MST_FIFO_OVERFLOW_STATUS (1 << 3)
  333. // adi_int_clear
  334. #define ADI_MST_FIFO_OVERFLOW_CLEAR (1 << 3)
  335. // adi_cfg0
  336. #define ADI_MST_RF_GSSI_FRAME_LEN(n) (((n)&0x3f) << 0)
  337. #define ADI_MST_RF_GSSI_CMD_LEN(n) (((n)&0x1f) << 6)
  338. #define ADI_MST_RF_GSSI_DATA_LEN(n) (((n)&0x1f) << 11)
  339. #define ADI_MST_RF_GSSI_WR_POS(n) (((n)&0x1f) << 16)
  340. #define ADI_MST_RF_GSSI_WR_POL (1 << 21)
  341. #define ADI_MST_RF_GSSI_SYNC_SEL (1 << 22)
  342. #define ADI_MST_RF_GSSI_SYNC_MODE (1 << 23)
  343. #define ADI_MST_RF_GSSI_SYNC (1 << 24)
  344. #define ADI_MST_RF_GSSI_SCK_REV (1 << 25)
  345. #define ADI_MST_RF_GSSI_OE_CFG (1 << 26)
  346. #define ADI_MST_RF_GSSI_IE_CFG (1 << 27)
  347. #define ADI_MST_RF_GSSI_DUMMY_CLK_EN (1 << 28)
  348. #define ADI_MST_RF_GSSI_FAST_MODE (1 << 29)
  349. #define ADI_MST_RF_GSSI_SCK_ALL_ON (1 << 30)
  350. #define ADI_MST_RF_GSSI_WR_DISABLE (1 << 31)
  351. // adi_cfg1
  352. #define ADI_MST_RF_GSSI_NG_TX (1 << 0)
  353. #define ADI_MST_RF_GSSI_NG_RX (1 << 1)
  354. #define ADI_MST_RF_GSSI_CLK_DIV(n) (((n)&0xff) << 2)
  355. #define ADI_MST_RF_GSSI_SYNC_HEAD_LEN(n) (((n)&0x7) << 10)
  356. #define ADI_MST_RF_GSSI_SYNC_END_LEN(n) (((n)&0x7) << 13)
  357. #define ADI_MST_RF_GSSI_DUMMY_LEN(n) (((n)&0xf) << 16)
  358. #define ADI_MST_RF_GSSI_SAMPLE_DELAY (1 << 20)
  359. #define ADI_MST_RF_GSSI_SCC_LEN(n) (((n)&0x7) << 21)
  360. #define ADI_MST_RF_GSSI_WBP_LEN(n) (((n)&0x7) << 24)
  361. #define ADI_MST_RF_GSSI_RBP_LEN(n) (((n)&0x7) << 28)
  362. #define ADI_MST_RF_GSSI_STRTBIT_MODE (1 << 31)
  363. // arm_rd_cmd
  364. #define ADI_MST_ARM_RD_CMD_ARM_RD_CMD(n) (((n)&0x1ffff) << 0)
  365. // arm_rd_data
  366. #define ADI_MST_ARM_RD_DATA_ARM_RD_CMD(n) (((n)&0xffff) << 0)
  367. #define ADI_MST_ARM_RD_ADDR(n) (((n)&0x7fff) << 16)
  368. #define ADI_MST_ARM_RD_CMD_BUSY (1 << 31)
  369. // arm_cmd_status
  370. #define ADI_MST_ARM_WR_STATUS (1 << 0)
  371. #define ADI_MST_ARM_RD_STATUS (1 << 1)
  372. #define ADI_MST_ADI_BUSY (1 << 4)
  373. #define ADI_MST_WFIFO_FULL (1 << 8)
  374. #define ADI_MST_WFIFO_EMPTY (1 << 9)
  375. #define ADI_MST_WFIFO_FILL_DATA_LEVEL(n) (((n)&0x7) << 12)
  376. #define ADI_MST_ADI_FSM_STATUS(n) (((n)&0xf) << 16)
  377. #define ADI_MST_EVENT0_WR_STATUS (1 << 20)
  378. #define ADI_MST_EVENT1_WR_STATUS (1 << 21)
  379. #define ADI_MST_EVENT2_WR_STATUS (1 << 22)
  380. #define ADI_MST_EVENT3_WR_STATUS (1 << 23)
  381. // adi_chanel_en
  382. #define ADI_MST_EVENT0_TRIGGER_NEGEDGE_EN (1 << 0)
  383. #define ADI_MST_EVENT0_TRIGGER_POSEDGE_EN (1 << 1)
  384. #define ADI_MST_EVENT1_TRIGGER_NEGEDGE_EN (1 << 2)
  385. #define ADI_MST_EVENT1_TRIGGER_POSEDGE_EN (1 << 3)
  386. #define ADI_MST_EVENT2_TRIGGER_NEGEDGE_EN (1 << 4)
  387. #define ADI_MST_EVENT2_TRIGGER_POSEDGE_EN (1 << 5)
  388. #define ADI_MST_EVENT3_TRIGGER_NEGEDGE_EN (1 << 6)
  389. #define ADI_MST_EVENT3_TRIGGER_POSEDGE_EN (1 << 7)
  390. // adi_cmd_wr
  391. #define ADI_MST_ADI_CMD_WR(n) (((n)&0x1ffff) << 0)
  392. // adi_dat_wr
  393. #define ADI_MST_ADI_DAT_WR(n) (((n)&0xffff) << 0)
  394. // event0_waddr
  395. #define ADI_MST_EVENT0_WADDR(n) (((n)&0x1ffff) << 0)
  396. // event1_waddr
  397. #define ADI_MST_EVENT1_WADDR(n) (((n)&0x1ffff) << 0)
  398. // event2_waddr
  399. #define ADI_MST_EVENT2_WADDR(n) (((n)&0x1ffff) << 0)
  400. // event3_waddr
  401. #define ADI_MST_EVENT3_WADDR(n) (((n)&0x1ffff) << 0)
  402. // event0_wdata
  403. #define ADI_MST_EVENT0_NEG_WDATA(n) (((n)&0xffff) << 0)
  404. #define ADI_MST_EVENT0_POS_WDATA(n) (((n)&0xffff) << 16)
  405. // event1_wdata
  406. #define ADI_MST_EVENT1_NEG_WDATA(n) (((n)&0xffff) << 0)
  407. #define ADI_MST_EVENT1_POS_WDATA(n) (((n)&0xffff) << 16)
  408. // event2_wdata
  409. #define ADI_MST_EVENT2_NEG_WDATA(n) (((n)&0xffff) << 0)
  410. #define ADI_MST_EVENT2_POS_WDATA(n) (((n)&0xffff) << 16)
  411. // event3_wdata
  412. #define ADI_MST_EVENT3_NEG_WDATA(n) (((n)&0xffff) << 0)
  413. #define ADI_MST_EVENT3_POS_WDATA(n) (((n)&0xffff) << 16)
  414. #endif // _ADI_MST_H_