iomux.h 161 KB

1234567891011121314151617181920212223242526272829303132333435363738394041424344454647484950515253545556575859606162636465666768697071727374757677787980818283848586878889909192939495969798991001011021031041051061071081091101111121131141151161171181191201211221231241251261271281291301311321331341351361371381391401411421431441451461471481491501511521531541551561571581591601611621631641651661671681691701711721731741751761771781791801811821831841851861871881891901911921931941951961971981992002012022032042052062072082092102112122132142152162172182192202212222232242252262272282292302312322332342352362372382392402412422432442452462472482492502512522532542552562572582592602612622632642652662672682692702712722732742752762772782792802812822832842852862872882892902912922932942952962972982993003013023033043053063073083093103113123133143153163173183193203213223233243253263273283293303313323333343353363373383393403413423433443453463473483493503513523533543553563573583593603613623633643653663673683693703713723733743753763773783793803813823833843853863873883893903913923933943953963973983994004014024034044054064074084094104114124134144154164174184194204214224234244254264274284294304314324334344354364374384394404414424434444454464474484494504514524534544554564574584594604614624634644654664674684694704714724734744754764774784794804814824834844854864874884894904914924934944954964974984995005015025035045055065075085095105115125135145155165175185195205215225235245255265275285295305315325335345355365375385395405415425435445455465475485495505515525535545555565575585595605615625635645655665675685695705715725735745755765775785795805815825835845855865875885895905915925935945955965975985996006016026036046056066076086096106116126136146156166176186196206216226236246256266276286296306316326336346356366376386396406416426436446456466476486496506516526536546556566576586596606616626636646656666676686696706716726736746756766776786796806816826836846856866876886896906916926936946956966976986997007017027037047057067077087097107117127137147157167177187197207217227237247257267277287297307317327337347357367377387397407417427437447457467477487497507517527537547557567577587597607617627637647657667677687697707717727737747757767777787797807817827837847857867877887897907917927937947957967977987998008018028038048058068078088098108118128138148158168178188198208218228238248258268278288298308318328338348358368378388398408418428438448458468478488498508518528538548558568578588598608618628638648658668678688698708718728738748758768778788798808818828838848858868878888898908918928938948958968978988999009019029039049059069079089099109119129139149159169179189199209219229239249259269279289299309319329339349359369379389399409419429439449459469479489499509519529539549559569579589599609619629639649659669679689699709719729739749759769779789799809819829839849859869879889899909919929939949959969979989991000100110021003100410051006100710081009101010111012101310141015101610171018101910201021102210231024102510261027102810291030103110321033103410351036103710381039104010411042104310441045104610471048104910501051105210531054105510561057105810591060106110621063106410651066106710681069107010711072107310741075107610771078107910801081108210831084108510861087108810891090109110921093109410951096109710981099110011011102110311041105110611071108110911101111111211131114111511161117111811191120112111221123112411251126112711281129113011311132113311341135113611371138113911401141114211431144114511461147114811491150115111521153115411551156115711581159116011611162116311641165116611671168116911701171117211731174117511761177117811791180118111821183118411851186118711881189119011911192119311941195119611971198119912001201120212031204120512061207120812091210121112121213121412151216121712181219122012211222122312241225122612271228122912301231123212331234123512361237123812391240124112421243124412451246124712481249125012511252125312541255125612571258125912601261126212631264126512661267126812691270127112721273127412751276127712781279128012811282128312841285128612871288128912901291129212931294129512961297129812991300130113021303130413051306130713081309131013111312131313141315131613171318131913201321132213231324132513261327132813291330133113321333133413351336133713381339134013411342134313441345134613471348134913501351135213531354135513561357135813591360136113621363136413651366136713681369137013711372137313741375137613771378137913801381138213831384138513861387138813891390139113921393139413951396139713981399140014011402140314041405140614071408140914101411141214131414141514161417141814191420142114221423142414251426142714281429143014311432143314341435143614371438143914401441144214431444144514461447144814491450145114521453145414551456145714581459146014611462146314641465146614671468146914701471147214731474147514761477147814791480148114821483148414851486148714881489149014911492149314941495149614971498149915001501150215031504150515061507150815091510151115121513151415151516151715181519152015211522152315241525152615271528152915301531153215331534153515361537153815391540154115421543154415451546154715481549155015511552155315541555155615571558155915601561156215631564156515661567156815691570157115721573157415751576157715781579158015811582158315841585158615871588158915901591159215931594159515961597159815991600160116021603160416051606160716081609161016111612161316141615161616171618161916201621162216231624162516261627162816291630163116321633163416351636163716381639164016411642164316441645164616471648164916501651165216531654165516561657165816591660166116621663166416651666166716681669167016711672167316741675167616771678167916801681168216831684168516861687168816891690169116921693169416951696169716981699170017011702170317041705170617071708170917101711171217131714171517161717171817191720172117221723172417251726172717281729173017311732173317341735173617371738173917401741174217431744174517461747174817491750175117521753175417551756175717581759176017611762176317641765176617671768176917701771177217731774177517761777177817791780178117821783178417851786178717881789179017911792179317941795179617971798179918001801180218031804180518061807180818091810181118121813181418151816181718181819182018211822182318241825182618271828182918301831183218331834183518361837183818391840184118421843184418451846184718481849185018511852185318541855185618571858185918601861186218631864186518661867186818691870187118721873187418751876187718781879188018811882188318841885188618871888188918901891189218931894189518961897189818991900190119021903190419051906190719081909191019111912191319141915191619171918191919201921192219231924192519261927192819291930193119321933193419351936193719381939194019411942194319441945194619471948194919501951195219531954195519561957195819591960196119621963196419651966196719681969197019711972197319741975197619771978197919801981198219831984198519861987198819891990199119921993199419951996199719981999200020012002200320042005200620072008200920102011201220132014201520162017201820192020202120222023202420252026202720282029203020312032203320342035203620372038203920402041204220432044204520462047204820492050205120522053205420552056205720582059206020612062206320642065206620672068206920702071207220732074207520762077207820792080208120822083208420852086208720882089209020912092209320942095209620972098209921002101210221032104210521062107210821092110211121122113211421152116211721182119212021212122212321242125212621272128212921302131213221332134213521362137213821392140214121422143214421452146214721482149215021512152215321542155215621572158215921602161216221632164216521662167216821692170217121722173217421752176217721782179218021812182218321842185218621872188218921902191219221932194219521962197219821992200220122022203220422052206220722082209221022112212221322142215221622172218221922202221222222232224222522262227222822292230223122322233223422352236223722382239224022412242224322442245224622472248224922502251225222532254225522562257225822592260226122622263226422652266226722682269227022712272227322742275227622772278227922802281228222832284228522862287228822892290229122922293229422952296229722982299230023012302230323042305230623072308230923102311231223132314231523162317231823192320232123222323232423252326232723282329233023312332233323342335233623372338233923402341234223432344234523462347234823492350235123522353235423552356235723582359236023612362236323642365236623672368236923702371237223732374237523762377237823792380238123822383238423852386238723882389239023912392239323942395239623972398239924002401240224032404240524062407240824092410241124122413241424152416241724182419242024212422242324242425242624272428242924302431243224332434243524362437243824392440244124422443244424452446244724482449245024512452245324542455245624572458245924602461246224632464246524662467246824692470247124722473247424752476247724782479248024812482248324842485248624872488248924902491249224932494249524962497249824992500250125022503250425052506250725082509251025112512251325142515251625172518251925202521252225232524252525262527252825292530253125322533253425352536253725382539254025412542254325442545254625472548254925502551255225532554255525562557255825592560256125622563256425652566256725682569257025712572257325742575257625772578257925802581258225832584258525862587258825892590259125922593259425952596259725982599260026012602260326042605260626072608260926102611261226132614261526162617261826192620262126222623262426252626262726282629263026312632263326342635263626372638263926402641264226432644264526462647264826492650265126522653265426552656265726582659266026612662266326642665266626672668266926702671267226732674267526762677267826792680268126822683268426852686268726882689269026912692269326942695269626972698269927002701270227032704270527062707270827092710271127122713271427152716271727182719272027212722272327242725272627272728272927302731273227332734273527362737273827392740274127422743274427452746274727482749275027512752275327542755275627572758275927602761276227632764276527662767276827692770277127722773277427752776277727782779278027812782278327842785278627872788278927902791279227932794279527962797279827992800280128022803280428052806280728082809281028112812281328142815281628172818281928202821282228232824282528262827282828292830283128322833283428352836283728382839284028412842284328442845284628472848284928502851285228532854285528562857285828592860286128622863286428652866286728682869287028712872287328742875287628772878287928802881288228832884288528862887288828892890289128922893289428952896289728982899290029012902290329042905290629072908290929102911291229132914291529162917291829192920292129222923292429252926292729282929293029312932293329342935293629372938293929402941294229432944294529462947294829492950295129522953295429552956295729582959296029612962296329642965296629672968296929702971297229732974297529762977297829792980298129822983298429852986298729882989299029912992299329942995299629972998299930003001300230033004300530063007300830093010301130123013301430153016301730183019302030213022302330243025302630273028302930303031303230333034303530363037303830393040304130423043304430453046304730483049305030513052305330543055305630573058305930603061306230633064306530663067306830693070307130723073307430753076307730783079308030813082308330843085308630873088308930903091309230933094309530963097309830993100310131023103310431053106310731083109311031113112311331143115311631173118311931203121312231233124312531263127312831293130313131323133313431353136313731383139314031413142314331443145314631473148314931503151315231533154315531563157315831593160316131623163316431653166316731683169317031713172317331743175317631773178317931803181318231833184318531863187318831893190319131923193319431953196319731983199320032013202320332043205320632073208320932103211321232133214321532163217321832193220322132223223322432253226322732283229323032313232323332343235323632373238323932403241324232433244324532463247324832493250325132523253325432553256325732583259326032613262326332643265326632673268326932703271327232733274327532763277327832793280328132823283328432853286328732883289329032913292329332943295329632973298329933003301330233033304330533063307330833093310331133123313331433153316331733183319332033213322332333243325332633273328332933303331333233333334333533363337333833393340334133423343334433453346334733483349335033513352335333543355335633573358335933603361336233633364336533663367336833693370337133723373337433753376337733783379338033813382338333843385338633873388338933903391339233933394339533963397339833993400340134023403340434053406340734083409341034113412341334143415341634173418341934203421342234233424342534263427342834293430343134323433343434353436343734383439344034413442344334443445344634473448344934503451345234533454345534563457345834593460346134623463346434653466346734683469347034713472347334743475347634773478347934803481348234833484348534863487348834893490349134923493349434953496349734983499350035013502350335043505350635073508350935103511351235133514351535163517351835193520352135223523352435253526352735283529353035313532353335343535353635373538353935403541354235433544354535463547354835493550355135523553355435553556355735583559356035613562356335643565356635673568356935703571357235733574357535763577357835793580358135823583358435853586358735883589359035913592359335943595359635973598359936003601360236033604360536063607360836093610361136123613361436153616361736183619362036213622362336243625362636273628362936303631363236333634363536363637363836393640364136423643364436453646364736483649365036513652365336543655365636573658365936603661366236633664366536663667366836693670367136723673367436753676367736783679368036813682368336843685368636873688368936903691369236933694369536963697369836993700370137023703370437053706370737083709371037113712371337143715371637173718371937203721372237233724372537263727372837293730373137323733373437353736373737383739374037413742374337443745374637473748374937503751375237533754375537563757375837593760376137623763376437653766376737683769377037713772377337743775377637773778377937803781378237833784378537863787378837893790379137923793379437953796379737983799380038013802380338043805380638073808380938103811381238133814381538163817381838193820382138223823382438253826382738283829383038313832383338343835383638373838383938403841384238433844384538463847384838493850385138523853385438553856385738583859386038613862386338643865386638673868386938703871387238733874387538763877387838793880388138823883388438853886388738883889389038913892389338943895389638973898389939003901390239033904390539063907390839093910391139123913391439153916391739183919392039213922392339243925392639273928392939303931393239333934393539363937393839393940394139423943394439453946394739483949395039513952395339543955395639573958395939603961396239633964396539663967396839693970397139723973397439753976397739783979398039813982398339843985398639873988398939903991399239933994399539963997399839994000400140024003400440054006400740084009401040114012401340144015401640174018401940204021402240234024402540264027402840294030403140324033403440354036403740384039404040414042404340444045404640474048404940504051405240534054405540564057405840594060406140624063406440654066406740684069407040714072407340744075407640774078407940804081408240834084408540864087408840894090409140924093409440954096409740984099410041014102410341044105410641074108410941104111411241134114411541164117411841194120412141224123412441254126412741284129413041314132413341344135413641374138413941404141414241434144414541464147414841494150415141524153415441554156415741584159416041614162416341644165416641674168416941704171417241734174417541764177417841794180418141824183418441854186418741884189419041914192419341944195419641974198419942004201420242034204420542064207420842094210421142124213421442154216421742184219422042214222422342244225422642274228422942304231423242334234423542364237423842394240424142424243424442454246424742484249425042514252425342544255425642574258425942604261426242634264426542664267426842694270427142724273427442754276427742784279428042814282428342844285428642874288428942904291429242934294429542964297429842994300430143024303430443054306430743084309431043114312431343144315431643174318431943204321432243234324432543264327432843294330433143324333433443354336433743384339434043414342434343444345434643474348434943504351435243534354435543564357435843594360436143624363436443654366436743684369437043714372437343744375437643774378437943804381438243834384438543864387438843894390439143924393439443954396439743984399440044014402440344044405440644074408440944104411441244134414441544164417441844194420442144224423442444254426442744284429443044314432443344344435443644374438443944404441444244434444444544464447444844494450445144524453445444554456445744584459446044614462446344644465446644674468446944704471447244734474447544764477447844794480448144824483448444854486448744884489449044914492449344944495449644974498449945004501450245034504450545064507450845094510451145124513451445154516451745184519452045214522452345244525452645274528452945304531453245334534453545364537453845394540454145424543454445454546454745484549455045514552455345544555455645574558455945604561456245634564456545664567456845694570457145724573457445754576457745784579458045814582458345844585458645874588458945904591459245934594459545964597459845994600460146024603460446054606460746084609461046114612461346144615461646174618461946204621462246234624462546264627462846294630463146324633463446354636463746384639464046414642464346444645464646474648464946504651465246534654465546564657465846594660466146624663466446654666466746684669467046714672467346744675467646774678467946804681468246834684468546864687468846894690469146924693469446954696469746984699470047014702470347044705470647074708470947104711471247134714471547164717471847194720472147224723472447254726472747284729473047314732473347344735473647374738473947404741474247434744474547464747474847494750475147524753475447554756475747584759476047614762476347644765476647674768476947704771477247734774477547764777477847794780478147824783478447854786478747884789479047914792479347944795479647974798479948004801480248034804480548064807480848094810481148124813481448154816481748184819482048214822482348244825482648274828482948304831483248334834483548364837483848394840484148424843484448454846484748484849485048514852485348544855485648574858485948604861486248634864486548664867486848694870487148724873487448754876487748784879488048814882488348844885488648874888488948904891489248934894489548964897489848994900490149024903490449054906490749084909491049114912491349144915491649174918491949204921492249234924492549264927492849294930493149324933493449354936493749384939494049414942494349444945494649474948494949504951495249534954495549564957495849594960496149624963496449654966496749684969497049714972497349744975497649774978497949804981498249834984498549864987498849894990499149924993499449954996499749984999500050015002500350045005500650075008500950105011501250135014501550165017501850195020502150225023502450255026502750285029503050315032503350345035503650375038503950405041504250435044504550465047504850495050505150525053505450555056505750585059506050615062506350645065506650675068506950705071507250735074507550765077507850795080508150825083508450855086508750885089509050915092509350945095509650975098509951005101510251035104510551065107510851095110511151125113511451155116511751185119512051215122512351245125512651275128512951305131513251335134513551365137513851395140514151425143514451455146514751485149515051515152515351545155515651575158515951605161516251635164516551665167516851695170517151725173517451755176517751785179518051815182518351845185518651875188518951905191519251935194519551965197519851995200520152025203520452055206520752085209521052115212521352145215521652175218521952205221522252235224522552265227522852295230523152325233523452355236523752385239524052415242524352445245524652475248524952505251525252535254525552565257525852595260526152625263526452655266526752685269527052715272527352745275527652775278527952805281528252835284528552865287528852895290529152925293529452955296529752985299530053015302530353045305530653075308530953105311531253135314531553165317531853195320532153225323532453255326532753285329533053315332533353345335533653375338533953405341534253435344534553465347534853495350535153525353535453555356535753585359536053615362536353645365536653675368536953705371537253735374537553765377537853795380538153825383538453855386538753885389539053915392539353945395539653975398539954005401540254035404540554065407540854095410541154125413541454155416541754185419542054215422542354245425542654275428542954305431543254335434543554365437543854395440544154425443544454455446544754485449545054515452545354545455545654575458545954605461546254635464546554665467546854695470547154725473547454755476547754785479548054815482548354845485548654875488548954905491549254935494549554965497549854995500550155025503550455055506550755085509551055115512551355145515551655175518551955205521552255235524
  1. /* Copyright (C) 2018 RDA Technologies Limited and/or its affiliates("RDA").
  2. * All rights reserved.
  3. *
  4. * This software is supplied "AS IS" without any warranties.
  5. * RDA assumes no responsibility or liability for the use of the software,
  6. * conveys no license or title under any patent, copyright, or mask work
  7. * right to the product. RDA reserves the right to make changes in the
  8. * software without notification. RDA also make no representation or
  9. * warranty that such application will be suitable for the specified use
  10. * without further testing or modification.
  11. */
  12. #ifndef _IOMUX_H_
  13. #define _IOMUX_H_
  14. // Auto generated by dtools(see dtools.txt for its version).
  15. // Don't edit it manually!
  16. #define REG_IOMUX_SET_OFFSET (0x1000)
  17. #define REG_IOMUX_CLR_OFFSET (0x2000)
  18. #define REG_IOMUX_BASE (0x51510000)
  19. typedef volatile struct
  20. {
  21. uint32_t pwr_pad_ctl; // 0x00000000
  22. uint32_t pin_ctrl_reg0; // 0x00000004
  23. uint32_t pin_ctrl_reg1; // 0x00000008
  24. uint32_t pin_ctrl_reg2; // 0x0000000c
  25. uint32_t pin_ctrl_reg3; // 0x00000010
  26. uint32_t pin_ctrl_reg4; // 0x00000014
  27. uint32_t pin_ctrl_reg5; // 0x00000018
  28. uint32_t rfdig_gpio_7; // 0x0000001c
  29. uint32_t rfdig_gpio_6; // 0x00000020
  30. uint32_t rfdig_gpio_5; // 0x00000024
  31. uint32_t rfdig_gpio_4; // 0x00000028
  32. uint32_t rfdig_gpio_3; // 0x0000002c
  33. uint32_t rfdig_gpio_2; // 0x00000030
  34. uint32_t rfdig_gpio_1; // 0x00000034
  35. uint32_t rfdig_gpio_0; // 0x00000038
  36. uint32_t keyin_4; // 0x0000003c
  37. uint32_t keyout_5; // 0x00000040
  38. uint32_t keyin_5; // 0x00000044
  39. uint32_t keyout_4; // 0x00000048
  40. uint32_t uart_1_rts; // 0x0000004c
  41. uint32_t uart_1_txd; // 0x00000050
  42. uint32_t uart_1_rxd; // 0x00000054
  43. uint32_t uart_1_cts; // 0x00000058
  44. uint32_t gpio_0; // 0x0000005c
  45. uint32_t gpio_3; // 0x00000060
  46. uint32_t gpio_2; // 0x00000064
  47. uint32_t gpio_1; // 0x00000068
  48. uint32_t gpio_7; // 0x0000006c
  49. uint32_t gpio_6; // 0x00000070
  50. uint32_t gpio_5; // 0x00000074
  51. uint32_t gpio_4; // 0x00000078
  52. uint32_t adi_sda; // 0x0000007c
  53. uint32_t adi_scl; // 0x00000080
  54. uint32_t resetb; // 0x00000084
  55. uint32_t osc_32k; // 0x00000088
  56. uint32_t pmic_ext_int; // 0x0000008c
  57. uint32_t chip_pd; // 0x00000090
  58. uint32_t ptest; // 0x00000094
  59. uint32_t clk26m_pmic; // 0x00000098
  60. uint32_t sim_1_rst; // 0x0000009c
  61. uint32_t sim_1_dio; // 0x000000a0
  62. uint32_t sim_1_clk; // 0x000000a4
  63. uint32_t sim_0_rst; // 0x000000a8
  64. uint32_t sim_0_dio; // 0x000000ac
  65. uint32_t sim_0_clk; // 0x000000b0
  66. uint32_t sw_clk; // 0x000000b4
  67. uint32_t sw_dio; // 0x000000b8
  68. uint32_t debug_host_tx; // 0x000000bc
  69. uint32_t debug_host_rx; // 0x000000c0
  70. uint32_t debug_host_clk; // 0x000000c4
  71. uint32_t camera_rst_l; // 0x000000c8
  72. uint32_t spi_camera_sck; // 0x000000cc
  73. uint32_t spi_camera_si_1; // 0x000000d0
  74. uint32_t spi_camera_si_0; // 0x000000d4
  75. uint32_t camera_ref_clk; // 0x000000d8
  76. uint32_t camera_pwdn; // 0x000000dc
  77. uint32_t i2s_sdat_i; // 0x000000e0
  78. uint32_t i2s1_sdat_o; // 0x000000e4
  79. uint32_t i2s1_lrck; // 0x000000e8
  80. uint32_t i2s1_bck; // 0x000000ec
  81. uint32_t i2s1_mclk; // 0x000000f0
  82. uint32_t i2c_m2_scl; // 0x000000f4
  83. uint32_t i2c_m2_sda; // 0x000000f8
  84. uint32_t nand_sel; // 0x000000fc
  85. uint32_t keyout_3; // 0x00000100
  86. uint32_t keyout_2; // 0x00000104
  87. uint32_t keyout_1; // 0x00000108
  88. uint32_t keyout_0; // 0x0000010c
  89. uint32_t keyin_3; // 0x00000110
  90. uint32_t keyin_2; // 0x00000114
  91. uint32_t keyin_1; // 0x00000118
  92. uint32_t keyin_0; // 0x0000011c
  93. uint32_t lcd_rstb; // 0x00000120
  94. uint32_t lcd_fmark; // 0x00000124
  95. uint32_t spi_lcd_select; // 0x00000128
  96. uint32_t spi_lcd_cs; // 0x0000012c
  97. uint32_t spi_lcd_clk; // 0x00000130
  98. uint32_t spi_lcd_sdc; // 0x00000134
  99. uint32_t spi_lcd_sio; // 0x00000138
  100. uint32_t sdmmc1_rst; // 0x0000013c
  101. uint32_t sdmmc1_data_7; // 0x00000140
  102. uint32_t sdmmc1_data_6; // 0x00000144
  103. uint32_t sdmmc1_data_5; // 0x00000148
  104. uint32_t sdmmc1_data_4; // 0x0000014c
  105. uint32_t sdmmc1_data_3; // 0x00000150
  106. uint32_t sdmmc1_data_2; // 0x00000154
  107. uint32_t sdmmc1_data_1; // 0x00000158
  108. uint32_t sdmmc1_data_0; // 0x0000015c
  109. uint32_t sdmmc1_cmd; // 0x00000160
  110. uint32_t sdmmc1_clk; // 0x00000164
  111. uint32_t uart_2_rts; // 0x00000168
  112. uint32_t uart_2_cts; // 0x0000016c
  113. uint32_t uart_2_txd; // 0x00000170
  114. uint32_t uart_2_rxd; // 0x00000174
  115. uint32_t i2c_m1_sda; // 0x00000178
  116. uint32_t i2c_m1_scl; // 0x0000017c
  117. uint32_t gpio_23; // 0x00000180
  118. uint32_t gpio_22; // 0x00000184
  119. uint32_t gpio_21; // 0x00000188
  120. uint32_t gpio_20; // 0x0000018c
  121. uint32_t gpio_19; // 0x00000190
  122. uint32_t gpio_18; // 0x00000194
  123. uint32_t gpio_17; // 0x00000198
  124. uint32_t gpio_16; // 0x0000019c
  125. uint32_t m_spi_d_3; // 0x000001a0
  126. uint32_t m_spi_d_2; // 0x000001a4
  127. uint32_t m_spi_d_1; // 0x000001a8
  128. uint32_t m_spi_d_0; // 0x000001ac
  129. uint32_t m_spi_cs; // 0x000001b0
  130. uint32_t m_spi_clk; // 0x000001b4
  131. uint32_t __440[153]; // 0x000001b8
  132. uint32_t pad_rfdig_gpio_7; // 0x0000041c
  133. uint32_t pad_rfdig_gpio_6; // 0x00000420
  134. uint32_t pad_rfdig_gpio_5; // 0x00000424
  135. uint32_t pad_rfdig_gpio_4; // 0x00000428
  136. uint32_t pad_rfdig_gpio_3; // 0x0000042c
  137. uint32_t pad_rfdig_gpio_2; // 0x00000430
  138. uint32_t pad_rfdig_gpio_1; // 0x00000434
  139. uint32_t pad_rfdig_gpio_0; // 0x00000438
  140. uint32_t pad_keyin_4; // 0x0000043c
  141. uint32_t pad_keyout_5; // 0x00000440
  142. uint32_t pad_keyin_5; // 0x00000444
  143. uint32_t pad_keyout_4; // 0x00000448
  144. uint32_t pad_uart_1_rts; // 0x0000044c
  145. uint32_t pad_uart_1_txd; // 0x00000450
  146. uint32_t pad_uart_1_rxd; // 0x00000454
  147. uint32_t pad_uart_1_cts; // 0x00000458
  148. uint32_t pad_gpio_0; // 0x0000045c
  149. uint32_t pad_gpio_3; // 0x00000460
  150. uint32_t pad_gpio_2; // 0x00000464
  151. uint32_t pad_gpio_1; // 0x00000468
  152. uint32_t pad_gpio_7; // 0x0000046c
  153. uint32_t pad_gpio_6; // 0x00000470
  154. uint32_t pad_gpio_5; // 0x00000474
  155. uint32_t pad_gpio_4; // 0x00000478
  156. uint32_t pad_adi_sda; // 0x0000047c
  157. uint32_t pad_adi_scl; // 0x00000480
  158. uint32_t pad_resetb; // 0x00000484
  159. uint32_t pad_osc_32k; // 0x00000488
  160. uint32_t pad_pmic_ext_int; // 0x0000048c
  161. uint32_t pad_chip_pd; // 0x00000490
  162. uint32_t pad_ptest; // 0x00000494
  163. uint32_t pad_clk26m_pmic; // 0x00000498
  164. uint32_t pad_sim_1_rst; // 0x0000049c
  165. uint32_t pad_sim_1_dio; // 0x000004a0
  166. uint32_t pad_sim_1_clk; // 0x000004a4
  167. uint32_t pad_sim_0_rst; // 0x000004a8
  168. uint32_t pad_sim_0_dio; // 0x000004ac
  169. uint32_t pad_sim_0_clk; // 0x000004b0
  170. uint32_t pad_sw_clk; // 0x000004b4
  171. uint32_t pad_sw_dio; // 0x000004b8
  172. uint32_t pad_debug_host_tx; // 0x000004bc
  173. uint32_t pad_debug_host_rx; // 0x000004c0
  174. uint32_t pad_debug_host_clk; // 0x000004c4
  175. uint32_t pad_camera_rst_l; // 0x000004c8
  176. uint32_t pad_spi_camera_sck; // 0x000004cc
  177. uint32_t pad_spi_camera_si_1; // 0x000004d0
  178. uint32_t pad_spi_camera_si_0; // 0x000004d4
  179. uint32_t pad_camera_ref_clk; // 0x000004d8
  180. uint32_t pad_camera_pwdn; // 0x000004dc
  181. uint32_t pad_i2s_sdat_i; // 0x000004e0
  182. uint32_t pad_i2s1_sdat_o; // 0x000004e4
  183. uint32_t pad_i2s1_lrck; // 0x000004e8
  184. uint32_t pad_i2s1_bck; // 0x000004ec
  185. uint32_t pad_i2s1_mclk; // 0x000004f0
  186. uint32_t pad_i2c_m2_scl; // 0x000004f4
  187. uint32_t pad_i2c_m2_sda; // 0x000004f8
  188. uint32_t pad_nand_sel; // 0x000004fc
  189. uint32_t pad_keyout_3; // 0x00000500
  190. uint32_t pad_keyout_2; // 0x00000504
  191. uint32_t pad_keyout_1; // 0x00000508
  192. uint32_t pad_keyout_0; // 0x0000050c
  193. uint32_t pad_keyin_3; // 0x00000510
  194. uint32_t pad_keyin_2; // 0x00000514
  195. uint32_t pad_keyin_1; // 0x00000518
  196. uint32_t pad_keyin_0; // 0x0000051c
  197. uint32_t pad_lcd_rstb; // 0x00000520
  198. uint32_t pad_lcd_fmark; // 0x00000524
  199. uint32_t pad_spi_lcd_select; // 0x00000528
  200. uint32_t pad_spi_lcd_cs; // 0x0000052c
  201. uint32_t pad_spi_lcd_clk; // 0x00000530
  202. uint32_t pad_spi_lcd_sdc; // 0x00000534
  203. uint32_t pad_spi_lcd_sio; // 0x00000538
  204. uint32_t pad_sdmmc1_rst; // 0x0000053c
  205. uint32_t pad_sdmmc1_data_7; // 0x00000540
  206. uint32_t pad_sdmmc1_data_6; // 0x00000544
  207. uint32_t pad_sdmmc1_data_5; // 0x00000548
  208. uint32_t pad_sdmmc1_data_4; // 0x0000054c
  209. uint32_t pad_sdmmc1_data_3; // 0x00000550
  210. uint32_t pad_sdmmc1_data_2; // 0x00000554
  211. uint32_t pad_sdmmc1_data_1; // 0x00000558
  212. uint32_t pad_sdmmc1_data_0; // 0x0000055c
  213. uint32_t pad_sdmmc1_cmd; // 0x00000560
  214. uint32_t pad_sdmmc1_clk; // 0x00000564
  215. uint32_t pad_uart_2_rts; // 0x00000568
  216. uint32_t pad_uart_2_cts; // 0x0000056c
  217. uint32_t pad_uart_2_txd; // 0x00000570
  218. uint32_t pad_uart_2_rxd; // 0x00000574
  219. uint32_t pad_i2c_m1_sda; // 0x00000578
  220. uint32_t pad_i2c_m1_scl; // 0x0000057c
  221. uint32_t pad_gpio_23; // 0x00000580
  222. uint32_t pad_gpio_22; // 0x00000584
  223. uint32_t pad_gpio_21; // 0x00000588
  224. uint32_t pad_gpio_20; // 0x0000058c
  225. uint32_t pad_gpio_19; // 0x00000590
  226. uint32_t pad_gpio_18; // 0x00000594
  227. uint32_t pad_gpio_17; // 0x00000598
  228. uint32_t pad_gpio_16; // 0x0000059c
  229. uint32_t pad_m_spi_d_3; // 0x000005a0
  230. uint32_t pad_m_spi_d_2; // 0x000005a4
  231. uint32_t pad_m_spi_d_1; // 0x000005a8
  232. uint32_t pad_m_spi_d_0; // 0x000005ac
  233. uint32_t pad_m_spi_cs; // 0x000005b0
  234. uint32_t pad_m_spi_clk; // 0x000005b4
  235. uint32_t __1464[658]; // 0x000005b8
  236. uint32_t pwr_pad_ctl_reserved_set; // 0x00001000
  237. uint32_t pin_ctrl_reg0_set; // 0x00001004
  238. uint32_t pin_ctrl_reg1_set; // 0x00001008
  239. uint32_t pin_ctrl_reg2_set; // 0x0000100c
  240. uint32_t pin_ctrl_reg3_set; // 0x00001010
  241. uint32_t pin_ctrl_reg4_set; // 0x00001014
  242. uint32_t pin_ctrl_reg5_set; // 0x00001018
  243. uint32_t rfdig_gpio_7_set; // 0x0000101c
  244. uint32_t rfdig_gpio_6_set; // 0x00001020
  245. uint32_t rfdig_gpio_5_set; // 0x00001024
  246. uint32_t rfdig_gpio_4_set; // 0x00001028
  247. uint32_t rfdig_gpio_3_set; // 0x0000102c
  248. uint32_t rfdig_gpio_2_set; // 0x00001030
  249. uint32_t rfdig_gpio_1_set; // 0x00001034
  250. uint32_t rfdig_gpio_0_set; // 0x00001038
  251. uint32_t keyin_4_set; // 0x0000103c
  252. uint32_t keyout_5_set; // 0x00001040
  253. uint32_t keyin_5_set; // 0x00001044
  254. uint32_t keyout_4_set; // 0x00001048
  255. uint32_t uart_1_rts_set; // 0x0000104c
  256. uint32_t uart_1_txd_set; // 0x00001050
  257. uint32_t uart_1_rxd_set; // 0x00001054
  258. uint32_t uart_1_cts_set; // 0x00001058
  259. uint32_t gpio_0_set; // 0x0000105c
  260. uint32_t gpio_3_set; // 0x00001060
  261. uint32_t gpio_2_set; // 0x00001064
  262. uint32_t gpio_1_set; // 0x00001068
  263. uint32_t gpio_7_set; // 0x0000106c
  264. uint32_t gpio_6_set; // 0x00001070
  265. uint32_t gpio_5_set; // 0x00001074
  266. uint32_t gpio_4_set; // 0x00001078
  267. uint32_t adi_sda_set; // 0x0000107c
  268. uint32_t adi_scl_set; // 0x00001080
  269. uint32_t resetb_set; // 0x00001084
  270. uint32_t osc_32k_set; // 0x00001088
  271. uint32_t pmic_ext_int_set; // 0x0000108c
  272. uint32_t chip_pd_set; // 0x00001090
  273. uint32_t __4244[1]; // 0x00001094
  274. uint32_t clk26m_pmic_set; // 0x00001098
  275. uint32_t sim_1_rst_set; // 0x0000109c
  276. uint32_t sim_1_dio_set; // 0x000010a0
  277. uint32_t sim_1_clk_set; // 0x000010a4
  278. uint32_t sim_0_rst_set; // 0x000010a8
  279. uint32_t sim_0_dio_set; // 0x000010ac
  280. uint32_t sim_0_clk_set; // 0x000010b0
  281. uint32_t sw_clk_set; // 0x000010b4
  282. uint32_t sw_dio_set; // 0x000010b8
  283. uint32_t debug_host_tx_set; // 0x000010bc
  284. uint32_t debug_host_rx_set; // 0x000010c0
  285. uint32_t debug_host_clk_set; // 0x000010c4
  286. uint32_t camera_rst_l_set; // 0x000010c8
  287. uint32_t spi_camera_sck_set; // 0x000010cc
  288. uint32_t spi_camera_si_1_set; // 0x000010d0
  289. uint32_t spi_camera_si_0_set; // 0x000010d4
  290. uint32_t camera_ref_clk_set; // 0x000010d8
  291. uint32_t camera_pwdn_set; // 0x000010dc
  292. uint32_t i2s_sdat_i_set; // 0x000010e0
  293. uint32_t i2s1_sdat_o_set; // 0x000010e4
  294. uint32_t i2s1_lrck_set; // 0x000010e8
  295. uint32_t i2s1_bck_set; // 0x000010ec
  296. uint32_t i2s1_mclk_set; // 0x000010f0
  297. uint32_t i2c_m2_scl_set; // 0x000010f4
  298. uint32_t i2c_m2_sda_set; // 0x000010f8
  299. uint32_t nand_sel_set; // 0x000010fc
  300. uint32_t keyout_3_set; // 0x00001100
  301. uint32_t keyout_2_set; // 0x00001104
  302. uint32_t keyout_1_set; // 0x00001108
  303. uint32_t keyout_0_set; // 0x0000110c
  304. uint32_t keyin_3_set; // 0x00001110
  305. uint32_t keyin_2_set; // 0x00001114
  306. uint32_t keyin_1_set; // 0x00001118
  307. uint32_t keyin_0_set; // 0x0000111c
  308. uint32_t lcd_rstb_set; // 0x00001120
  309. uint32_t lcd_fmark_set; // 0x00001124
  310. uint32_t spi_lcd_select_set; // 0x00001128
  311. uint32_t spi_lcd_cs_set; // 0x0000112c
  312. uint32_t spi_lcd_clk_set; // 0x00001130
  313. uint32_t spi_lcd_sdc_set; // 0x00001134
  314. uint32_t spi_lcd_sio_set; // 0x00001138
  315. uint32_t sdmmc1_rst_set; // 0x0000113c
  316. uint32_t sdmmc1_data_7_set; // 0x00001140
  317. uint32_t sdmmc1_data_6_set; // 0x00001144
  318. uint32_t sdmmc1_data_5_set; // 0x00001148
  319. uint32_t sdmmc1_data_4_set; // 0x0000114c
  320. uint32_t sdmmc1_data_3_set; // 0x00001150
  321. uint32_t sdmmc1_data_2_set; // 0x00001154
  322. uint32_t sdmmc1_data_1_set; // 0x00001158
  323. uint32_t sdmmc1_data_0_set; // 0x0000115c
  324. uint32_t sdmmc1_cmd_set; // 0x00001160
  325. uint32_t sdmmc1_clk_set; // 0x00001164
  326. uint32_t uart_2_rts_set; // 0x00001168
  327. uint32_t uart_2_cts_set; // 0x0000116c
  328. uint32_t uart_2_txd_set; // 0x00001170
  329. uint32_t uart_2_rxd_set; // 0x00001174
  330. uint32_t i2c_m1_sda_set; // 0x00001178
  331. uint32_t i2c_m1_scl_set; // 0x0000117c
  332. uint32_t gpio_23_set; // 0x00001180
  333. uint32_t gpio_22_set; // 0x00001184
  334. uint32_t gpio_21_set; // 0x00001188
  335. uint32_t gpio_20_set; // 0x0000118c
  336. uint32_t gpio_19_set; // 0x00001190
  337. uint32_t gpio_18_set; // 0x00001194
  338. uint32_t gpio_17_set; // 0x00001198
  339. uint32_t gpio_16_set; // 0x0000119c
  340. uint32_t m_spi_d_3_set; // 0x000011a0
  341. uint32_t m_spi_d_2_set; // 0x000011a4
  342. uint32_t m_spi_d_1_set; // 0x000011a8
  343. uint32_t m_spi_d_0_set; // 0x000011ac
  344. uint32_t m_spi_cs_set; // 0x000011b0
  345. uint32_t m_spi_clk_set; // 0x000011b4
  346. uint32_t __4536[153]; // 0x000011b8
  347. uint32_t pad_rfdig_gpio_7_set; // 0x0000141c
  348. uint32_t pad_rfdig_gpio_6_set; // 0x00001420
  349. uint32_t pad_rfdig_gpio_5_set; // 0x00001424
  350. uint32_t pad_rfdig_gpio_4_set; // 0x00001428
  351. uint32_t pad_rfdig_gpio_3_set; // 0x0000142c
  352. uint32_t pad_rfdig_gpio_2_set; // 0x00001430
  353. uint32_t pad_rfdig_gpio_1_set; // 0x00001434
  354. uint32_t pad_rfdig_gpio_0_set; // 0x00001438
  355. uint32_t pad_keyin_4_set; // 0x0000143c
  356. uint32_t pad_keyout_5_set; // 0x00001440
  357. uint32_t pad_keyin_5_set; // 0x00001444
  358. uint32_t pad_keyout_4_set; // 0x00001448
  359. uint32_t pad_uart_1_rts_set; // 0x0000144c
  360. uint32_t pad_uart_1_txd_set; // 0x00001450
  361. uint32_t pad_uart_1_rxd_set; // 0x00001454
  362. uint32_t pad_uart_1_cts_set; // 0x00001458
  363. uint32_t pad_gpio_0_set; // 0x0000145c
  364. uint32_t pad_gpio_3_set; // 0x00001460
  365. uint32_t pad_gpio_2_set; // 0x00001464
  366. uint32_t pad_gpio_1_set; // 0x00001468
  367. uint32_t pad_gpio_7_set; // 0x0000146c
  368. uint32_t pad_gpio_6_set; // 0x00001470
  369. uint32_t pad_gpio_5_set; // 0x00001474
  370. uint32_t pad_gpio_4_set; // 0x00001478
  371. uint32_t pad_adi_sda_set; // 0x0000147c
  372. uint32_t pad_adi_scl_set; // 0x00001480
  373. uint32_t pad_resetb_set; // 0x00001484
  374. uint32_t pad_osc_32k_set; // 0x00001488
  375. uint32_t pad_pmic_ext_int_set; // 0x0000148c
  376. uint32_t pad_chip_pd_set; // 0x00001490
  377. uint32_t __5268[1]; // 0x00001494
  378. uint32_t pad_clk26m_pmic_set; // 0x00001498
  379. uint32_t pad_sim_1_rst_set; // 0x0000149c
  380. uint32_t pad_sim_1_dio_set; // 0x000014a0
  381. uint32_t pad_sim_1_clk_set; // 0x000014a4
  382. uint32_t pad_sim_0_rst_set; // 0x000014a8
  383. uint32_t pad_sim_0_dio_set; // 0x000014ac
  384. uint32_t pad_sim_0_clk_set; // 0x000014b0
  385. uint32_t pad_sw_clk_set; // 0x000014b4
  386. uint32_t pad_sw_dio_set; // 0x000014b8
  387. uint32_t pad_debug_host_tx_set; // 0x000014bc
  388. uint32_t pad_debug_host_rx_set; // 0x000014c0
  389. uint32_t pad_debug_host_clk_set; // 0x000014c4
  390. uint32_t pad_camera_rst_l_set; // 0x000014c8
  391. uint32_t pad_spi_camera_sck_set; // 0x000014cc
  392. uint32_t pad_spi_camera_si_1_set; // 0x000014d0
  393. uint32_t pad_spi_camera_si_0_set; // 0x000014d4
  394. uint32_t pad_camera_ref_clk_set; // 0x000014d8
  395. uint32_t pad_camera_pwdn_set; // 0x000014dc
  396. uint32_t pad_i2s_sdat_i_set; // 0x000014e0
  397. uint32_t pad_i2s1_sdat_o_set; // 0x000014e4
  398. uint32_t pad_i2s1_lrck_set; // 0x000014e8
  399. uint32_t pad_i2s1_bck_set; // 0x000014ec
  400. uint32_t pad_i2s1_mclk_set; // 0x000014f0
  401. uint32_t pad_i2c_m2_scl_set; // 0x000014f4
  402. uint32_t pad_i2c_m2_sda_set; // 0x000014f8
  403. uint32_t pad_nand_sel_set; // 0x000014fc
  404. uint32_t pad_keyout_3_set; // 0x00001500
  405. uint32_t pad_keyout_2_set; // 0x00001504
  406. uint32_t pad_keyout_1_set; // 0x00001508
  407. uint32_t pad_keyout_0_set; // 0x0000150c
  408. uint32_t pad_keyin_3_set; // 0x00001510
  409. uint32_t pad_keyin_2_set; // 0x00001514
  410. uint32_t pad_keyin_1_set; // 0x00001518
  411. uint32_t pad_keyin_0_set; // 0x0000151c
  412. uint32_t pad_lcd_rstb_set; // 0x00001520
  413. uint32_t pad_lcd_fmark_set; // 0x00001524
  414. uint32_t pad_spi_lcd_select_set; // 0x00001528
  415. uint32_t pad_spi_lcd_cs_set; // 0x0000152c
  416. uint32_t pad_spi_lcd_clk_set; // 0x00001530
  417. uint32_t pad_spi_lcd_sdc_set; // 0x00001534
  418. uint32_t pad_spi_lcd_sio_set; // 0x00001538
  419. uint32_t pad_sdmmc1_rst_set; // 0x0000153c
  420. uint32_t pad_sdmmc1_data_7_set; // 0x00001540
  421. uint32_t pad_sdmmc1_data_6_set; // 0x00001544
  422. uint32_t pad_sdmmc1_data_5_set; // 0x00001548
  423. uint32_t pad_sdmmc1_data_4_set; // 0x0000154c
  424. uint32_t pad_sdmmc1_data_3_set; // 0x00001550
  425. uint32_t pad_sdmmc1_data_2_set; // 0x00001554
  426. uint32_t pad_sdmmc1_data_1_set; // 0x00001558
  427. uint32_t pad_sdmmc1_data_0_set; // 0x0000155c
  428. uint32_t pad_sdmmc1_cmd_set; // 0x00001560
  429. uint32_t pad_sdmmc1_clk_set; // 0x00001564
  430. uint32_t pad_uart_2_rts_set; // 0x00001568
  431. uint32_t pad_uart_2_cts_set; // 0x0000156c
  432. uint32_t pad_uart_2_txd_set; // 0x00001570
  433. uint32_t pad_uart_2_rxd_set; // 0x00001574
  434. uint32_t pad_i2c_m1_sda_set; // 0x00001578
  435. uint32_t pad_i2c_m1_scl_set; // 0x0000157c
  436. uint32_t pad_gpio_23_set; // 0x00001580
  437. uint32_t pad_gpio_22_set; // 0x00001584
  438. uint32_t pad_gpio_21_set; // 0x00001588
  439. uint32_t pad_gpio_20_set; // 0x0000158c
  440. uint32_t pad_gpio_19_set; // 0x00001590
  441. uint32_t pad_gpio_18_set; // 0x00001594
  442. uint32_t pad_gpio_17_set; // 0x00001598
  443. uint32_t pad_gpio_16_set; // 0x0000159c
  444. uint32_t pad_m_spi_d_3_set; // 0x000015a0
  445. uint32_t pad_m_spi_d_2_set; // 0x000015a4
  446. uint32_t pad_m_spi_d_1_set; // 0x000015a8
  447. uint32_t pad_m_spi_d_0_set; // 0x000015ac
  448. uint32_t pad_m_spi_cs_set; // 0x000015b0
  449. uint32_t pad_m_spi_clk_set; // 0x000015b4
  450. uint32_t __5560[658]; // 0x000015b8
  451. uint32_t pwr_pad_ctl_reserved_clr; // 0x00002000
  452. uint32_t pin_ctrl_reg0_clr; // 0x00002004
  453. uint32_t pin_ctrl_reg1_clr; // 0x00002008
  454. uint32_t pin_ctrl_reg2_clr; // 0x0000200c
  455. uint32_t pin_ctrl_reg3_clr; // 0x00002010
  456. uint32_t pin_ctrl_reg4_clr; // 0x00002014
  457. uint32_t pin_ctrl_reg5_clr; // 0x00002018
  458. uint32_t rfdig_gpio_7_clr; // 0x0000201c
  459. uint32_t rfdig_gpio_6_clr; // 0x00002020
  460. uint32_t rfdig_gpio_5_clr; // 0x00002024
  461. uint32_t rfdig_gpio_4_clr; // 0x00002028
  462. uint32_t rfdig_gpio_3_clr; // 0x0000202c
  463. uint32_t rfdig_gpio_2_clr; // 0x00002030
  464. uint32_t rfdig_gpio_1_clr; // 0x00002034
  465. uint32_t rfdig_gpio_0_clr; // 0x00002038
  466. uint32_t keyin_4_clr; // 0x0000203c
  467. uint32_t keyout_5_clr; // 0x00002040
  468. uint32_t keyin_5_clr; // 0x00002044
  469. uint32_t keyout_4_clr; // 0x00002048
  470. uint32_t uart_1_rts_clr; // 0x0000204c
  471. uint32_t uart_1_txd_clr; // 0x00002050
  472. uint32_t uart_1_rxd_clr; // 0x00002054
  473. uint32_t uart_1_cts_clr; // 0x00002058
  474. uint32_t gpio_0_clr; // 0x0000205c
  475. uint32_t gpio_3_clr; // 0x00002060
  476. uint32_t gpio_2_clr; // 0x00002064
  477. uint32_t gpio_1_clr; // 0x00002068
  478. uint32_t gpio_7_clr; // 0x0000206c
  479. uint32_t gpio_6_clr; // 0x00002070
  480. uint32_t gpio_5_clr; // 0x00002074
  481. uint32_t gpio_4_clr; // 0x00002078
  482. uint32_t adi_sda_clr; // 0x0000207c
  483. uint32_t adi_scl_clr; // 0x00002080
  484. uint32_t resetb_clr; // 0x00002084
  485. uint32_t osc_32k_clr; // 0x00002088
  486. uint32_t pmic_ext_int_clr; // 0x0000208c
  487. uint32_t chip_pd_clr; // 0x00002090
  488. uint32_t __8340[1]; // 0x00002094
  489. uint32_t clk26m_pmic_clr; // 0x00002098
  490. uint32_t sim_1_rst_clr; // 0x0000209c
  491. uint32_t sim_1_dio_clr; // 0x000020a0
  492. uint32_t sim_1_clk_clr; // 0x000020a4
  493. uint32_t sim_0_rst_clr; // 0x000020a8
  494. uint32_t sim_0_dio_clr; // 0x000020ac
  495. uint32_t sim_0_clk_clr; // 0x000020b0
  496. uint32_t sw_clk_clr; // 0x000020b4
  497. uint32_t sw_dio_clr; // 0x000020b8
  498. uint32_t debug_host_tx_clr; // 0x000020bc
  499. uint32_t debug_host_rx_clr; // 0x000020c0
  500. uint32_t debug_host_clk_clr; // 0x000020c4
  501. uint32_t camera_rst_l_clr; // 0x000020c8
  502. uint32_t spi_camera_sck_clr; // 0x000020cc
  503. uint32_t spi_camera_si_1_clr; // 0x000020d0
  504. uint32_t spi_camera_si_0_clr; // 0x000020d4
  505. uint32_t camera_ref_clk_clr; // 0x000020d8
  506. uint32_t camera_pwdn_clr; // 0x000020dc
  507. uint32_t i2s_sdat_i_clr; // 0x000020e0
  508. uint32_t i2s1_sdat_o_clr; // 0x000020e4
  509. uint32_t i2s1_lrck_clr; // 0x000020e8
  510. uint32_t i2s1_bck_clr; // 0x000020ec
  511. uint32_t i2s1_mclk_clr; // 0x000020f0
  512. uint32_t i2c_m2_scl_clr; // 0x000020f4
  513. uint32_t i2c_m2_sda_clr; // 0x000020f8
  514. uint32_t nand_sel_clr; // 0x000020fc
  515. uint32_t keyout_3_clr; // 0x00002100
  516. uint32_t keyout_2_clr; // 0x00002104
  517. uint32_t keyout_1_clr; // 0x00002108
  518. uint32_t keyout_0_clr; // 0x0000210c
  519. uint32_t keyin_3_clr; // 0x00002110
  520. uint32_t keyin_2_clr; // 0x00002114
  521. uint32_t keyin_1_clr; // 0x00002118
  522. uint32_t keyin_0_clr; // 0x0000211c
  523. uint32_t lcd_rstb_clr; // 0x00002120
  524. uint32_t lcd_fmark_clr; // 0x00002124
  525. uint32_t spi_lcd_select_clr; // 0x00002128
  526. uint32_t spi_lcd_cs_clr; // 0x0000212c
  527. uint32_t spi_lcd_clk_clr; // 0x00002130
  528. uint32_t spi_lcd_sdc_clr; // 0x00002134
  529. uint32_t spi_lcd_sio_clr; // 0x00002138
  530. uint32_t sdmmc1_rst_clr; // 0x0000213c
  531. uint32_t sdmmc1_data_7_clr; // 0x00002140
  532. uint32_t sdmmc1_data_6_clr; // 0x00002144
  533. uint32_t sdmmc1_data_5_clr; // 0x00002148
  534. uint32_t sdmmc1_data_4_clr; // 0x0000214c
  535. uint32_t sdmmc1_data_3_clr; // 0x00002150
  536. uint32_t sdmmc1_data_2_clr; // 0x00002154
  537. uint32_t sdmmc1_data_1_clr; // 0x00002158
  538. uint32_t sdmmc1_data_0_clr; // 0x0000215c
  539. uint32_t sdmmc1_cmd_clr; // 0x00002160
  540. uint32_t sdmmc1_clk_clr; // 0x00002164
  541. uint32_t uart_2_rts_clr; // 0x00002168
  542. uint32_t uart_2_cts_clr; // 0x0000216c
  543. uint32_t uart_2_txd_clr; // 0x00002170
  544. uint32_t uart_2_rxd_clr; // 0x00002174
  545. uint32_t i2c_m1_sda_clr; // 0x00002178
  546. uint32_t i2c_m1_scl_clr; // 0x0000217c
  547. uint32_t gpio_23_clr; // 0x00002180
  548. uint32_t gpio_22_clr; // 0x00002184
  549. uint32_t gpio_21_clr; // 0x00002188
  550. uint32_t gpio_20_clr; // 0x0000218c
  551. uint32_t gpio_19_clr; // 0x00002190
  552. uint32_t gpio_18_clr; // 0x00002194
  553. uint32_t gpio_17_clr; // 0x00002198
  554. uint32_t gpio_16_clr; // 0x0000219c
  555. uint32_t m_spi_d_3_clr; // 0x000021a0
  556. uint32_t m_spi_d_2_clr; // 0x000021a4
  557. uint32_t m_spi_d_1_clr; // 0x000021a8
  558. uint32_t m_spi_d_0_clr; // 0x000021ac
  559. uint32_t m_spi_cs_clr; // 0x000021b0
  560. uint32_t m_spi_clk_clr; // 0x000021b4
  561. uint32_t __8632[153]; // 0x000021b8
  562. uint32_t pad_rfdig_gpio_7_clr; // 0x0000241c
  563. uint32_t pad_rfdig_gpio_6_clr; // 0x00002420
  564. uint32_t pad_rfdig_gpio_5_clr; // 0x00002424
  565. uint32_t pad_rfdig_gpio_4_clr; // 0x00002428
  566. uint32_t pad_rfdig_gpio_3_clr; // 0x0000242c
  567. uint32_t pad_rfdig_gpio_2_clr; // 0x00002430
  568. uint32_t pad_rfdig_gpio_1_clr; // 0x00002434
  569. uint32_t pad_rfdig_gpio_0_clr; // 0x00002438
  570. uint32_t pad_keyin_4_clr; // 0x0000243c
  571. uint32_t pad_keyout_5_clr; // 0x00002440
  572. uint32_t pad_keyin_5_clr; // 0x00002444
  573. uint32_t pad_keyout_4_clr; // 0x00002448
  574. uint32_t pad_uart_1_rts_clr; // 0x0000244c
  575. uint32_t pad_uart_1_txd_clr; // 0x00002450
  576. uint32_t pad_uart_1_rxd_clr; // 0x00002454
  577. uint32_t pad_uart_1_cts_clr; // 0x00002458
  578. uint32_t pad_gpio_0_clr; // 0x0000245c
  579. uint32_t pad_gpio_3_clr; // 0x00002460
  580. uint32_t pad_gpio_2_clr; // 0x00002464
  581. uint32_t pad_gpio_1_clr; // 0x00002468
  582. uint32_t pad_gpio_7_clr; // 0x0000246c
  583. uint32_t pad_gpio_6_clr; // 0x00002470
  584. uint32_t pad_gpio_5_clr; // 0x00002474
  585. uint32_t pad_gpio_4_clr; // 0x00002478
  586. uint32_t pad_adi_sda_clr; // 0x0000247c
  587. uint32_t pad_adi_scl_clr; // 0x00002480
  588. uint32_t pad_resetb_clr; // 0x00002484
  589. uint32_t pad_osc_32k_clr; // 0x00002488
  590. uint32_t pad_pmic_ext_int_clr; // 0x0000248c
  591. uint32_t pad_chip_pd_clr; // 0x00002490
  592. uint32_t __9364[1]; // 0x00002494
  593. uint32_t pad_clk26m_pmic_clr; // 0x00002498
  594. uint32_t pad_sim_1_rst_clr; // 0x0000249c
  595. uint32_t pad_sim_1_dio_clr; // 0x000024a0
  596. uint32_t pad_sim_1_clk_clr; // 0x000024a4
  597. uint32_t pad_sim_0_rst_clr; // 0x000024a8
  598. uint32_t pad_sim_0_dio_clr; // 0x000024ac
  599. uint32_t pad_sim_0_clk_clr; // 0x000024b0
  600. uint32_t pad_sw_clk_clr; // 0x000024b4
  601. uint32_t pad_sw_dio_clr; // 0x000024b8
  602. uint32_t pad_debug_host_tx_clr; // 0x000024bc
  603. uint32_t pad_debug_host_rx_clr; // 0x000024c0
  604. uint32_t pad_debug_host_clk_clr; // 0x000024c4
  605. uint32_t pad_camera_rst_l_clr; // 0x000024c8
  606. uint32_t pad_spi_camera_sck_clr; // 0x000024cc
  607. uint32_t pad_spi_camera_si_1_clr; // 0x000024d0
  608. uint32_t pad_spi_camera_si_0_clr; // 0x000024d4
  609. uint32_t pad_camera_ref_clk_clr; // 0x000024d8
  610. uint32_t pad_camera_pwdn_clr; // 0x000024dc
  611. uint32_t pad_i2s_sdat_i_clr; // 0x000024e0
  612. uint32_t pad_i2s1_sdat_o_clr; // 0x000024e4
  613. uint32_t pad_i2s1_lrck_clr; // 0x000024e8
  614. uint32_t pad_i2s1_bck_clr; // 0x000024ec
  615. uint32_t pad_i2s1_mclk_clr; // 0x000024f0
  616. uint32_t pad_i2c_m2_scl_clr; // 0x000024f4
  617. uint32_t pad_i2c_m2_sda_clr; // 0x000024f8
  618. uint32_t pad_nand_sel_clr; // 0x000024fc
  619. uint32_t pad_keyout_3_clr; // 0x00002500
  620. uint32_t pad_keyout_2_clr; // 0x00002504
  621. uint32_t pad_keyout_1_clr; // 0x00002508
  622. uint32_t pad_keyout_0_clr; // 0x0000250c
  623. uint32_t pad_keyin_3_clr; // 0x00002510
  624. uint32_t pad_keyin_2_clr; // 0x00002514
  625. uint32_t pad_keyin_1_clr; // 0x00002518
  626. uint32_t pad_keyin_0_clr; // 0x0000251c
  627. uint32_t pad_lcd_rstb_clr; // 0x00002520
  628. uint32_t pad_lcd_fmark_clr; // 0x00002524
  629. uint32_t pad_spi_lcd_select_clr; // 0x00002528
  630. uint32_t pad_spi_lcd_cs_clr; // 0x0000252c
  631. uint32_t pad_spi_lcd_clk_clr; // 0x00002530
  632. uint32_t pad_spi_lcd_sdc_clr; // 0x00002534
  633. uint32_t pad_spi_lcd_sio_clr; // 0x00002538
  634. uint32_t pad_sdmmc1_rst_clr; // 0x0000253c
  635. uint32_t pad_sdmmc1_data_7_clr; // 0x00002540
  636. uint32_t pad_sdmmc1_data_6_clr; // 0x00002544
  637. uint32_t pad_sdmmc1_data_5_clr; // 0x00002548
  638. uint32_t pad_sdmmc1_data_4_clr; // 0x0000254c
  639. uint32_t pad_sdmmc1_data_3_clr; // 0x00002550
  640. uint32_t pad_sdmmc1_data_2_clr; // 0x00002554
  641. uint32_t pad_sdmmc1_data_1_clr; // 0x00002558
  642. uint32_t pad_sdmmc1_data_0_clr; // 0x0000255c
  643. uint32_t pad_sdmmc1_cmd_clr; // 0x00002560
  644. uint32_t pad_sdmmc1_clk_clr; // 0x00002564
  645. uint32_t pad_uart_2_rts_clr; // 0x00002568
  646. uint32_t pad_uart_2_cts_clr; // 0x0000256c
  647. uint32_t pad_uart_2_txd_clr; // 0x00002570
  648. uint32_t pad_uart_2_rxd_clr; // 0x00002574
  649. uint32_t pad_i2c_m1_sda_clr; // 0x00002578
  650. uint32_t pad_i2c_m1_scl_clr; // 0x0000257c
  651. uint32_t pad_gpio_23_clr; // 0x00002580
  652. uint32_t pad_gpio_22_clr; // 0x00002584
  653. uint32_t pad_gpio_21_clr; // 0x00002588
  654. uint32_t pad_gpio_20_clr; // 0x0000258c
  655. uint32_t pad_gpio_19_clr; // 0x00002590
  656. uint32_t pad_gpio_18_clr; // 0x00002594
  657. uint32_t pad_gpio_17_clr; // 0x00002598
  658. uint32_t pad_gpio_16_clr; // 0x0000259c
  659. uint32_t pad_m_spi_d_3_clr; // 0x000025a0
  660. uint32_t pad_m_spi_d_2_clr; // 0x000025a4
  661. uint32_t pad_m_spi_d_1_clr; // 0x000025a8
  662. uint32_t pad_m_spi_d_0_clr; // 0x000025ac
  663. uint32_t pad_m_spi_cs_clr; // 0x000025b0
  664. uint32_t pad_m_spi_clk_clr; // 0x000025b4
  665. } HWP_IOMUX_T;
  666. #define hwp_iomux ((HWP_IOMUX_T *)REG_ACCESS_ADDRESS(REG_IOMUX_BASE))
  667. // pwr_pad_ctl
  668. typedef union {
  669. uint32_t v;
  670. struct
  671. {
  672. uint32_t pwrreg_msen_lpvddio_18_33 : 1; // [0]
  673. uint32_t pwrreg_msout_lpvddio_18_33 : 1; // [1], read only
  674. uint32_t pwrreg_ms_lpvddio_18_33 : 1; // [2]
  675. uint32_t pwrreg_msen_vlpvddio1833_1 : 1; // [3]
  676. uint32_t pwrreg_msout_vlpvddio1833_1 : 1; // [4], read only
  677. uint32_t pwrreg_ms_vlpvddio1833_1 : 1; // [5]
  678. uint32_t pwrreg_msen_vsim1 : 1; // [6]
  679. uint32_t pwrreg_msout_vsim1 : 1; // [7], read only
  680. uint32_t pwrreg_ms_vsim1 : 1; // [8]
  681. uint32_t pwrreg_msen_vsim0 : 1; // [9]
  682. uint32_t pwrreg_msout_vsim0 : 1; // [10], read only
  683. uint32_t pwrreg_ms_vsim0 : 1; // [11]
  684. uint32_t pwrreg_msen_vddio_18_33 : 1; // [12]
  685. uint32_t pwrreg_msout_vddio_18_33 : 1; // [13], read only
  686. uint32_t pwrreg_ms_vddio_18_33 : 1; // [14]
  687. uint32_t pwrreg_msen_v_lcd_18_33 : 1; // [15]
  688. uint32_t pwrreg_msout_v_lcd_18_33 : 1; // [16], read only
  689. uint32_t pwrreg_ms_v_lcd_18_33 : 1; // [17]
  690. uint32_t pwrreg_msen_v_mmc_18_30 : 1; // [18]
  691. uint32_t pwrreg_msout_v_mmc_18_30 : 1; // [19], read only
  692. uint32_t pwrreg_ms_v_mmc_18_30 : 1; // [20]
  693. uint32_t __31_21 : 11; // [31:21]
  694. } b;
  695. } REG_IOMUX_PWR_PAD_CTL_T;
  696. // rfdig_gpio_7
  697. typedef union {
  698. uint32_t v;
  699. struct
  700. {
  701. uint32_t __1_0 : 2; // [1:0]
  702. uint32_t func_sel : 4; // [5:2]
  703. uint32_t __31_6 : 26; // [31:6]
  704. } b;
  705. } REG_IOMUX_RFDIG_GPIO_7_T;
  706. // rfdig_gpio_6
  707. typedef union {
  708. uint32_t v;
  709. struct
  710. {
  711. uint32_t __1_0 : 2; // [1:0]
  712. uint32_t func_sel : 4; // [5:2]
  713. uint32_t __31_6 : 26; // [31:6]
  714. } b;
  715. } REG_IOMUX_RFDIG_GPIO_6_T;
  716. // rfdig_gpio_5
  717. typedef union {
  718. uint32_t v;
  719. struct
  720. {
  721. uint32_t __1_0 : 2; // [1:0]
  722. uint32_t func_sel : 4; // [5:2]
  723. uint32_t __31_6 : 26; // [31:6]
  724. } b;
  725. } REG_IOMUX_RFDIG_GPIO_5_T;
  726. // rfdig_gpio_4
  727. typedef union {
  728. uint32_t v;
  729. struct
  730. {
  731. uint32_t __1_0 : 2; // [1:0]
  732. uint32_t func_sel : 4; // [5:2]
  733. uint32_t __31_6 : 26; // [31:6]
  734. } b;
  735. } REG_IOMUX_RFDIG_GPIO_4_T;
  736. // rfdig_gpio_3
  737. typedef union {
  738. uint32_t v;
  739. struct
  740. {
  741. uint32_t __1_0 : 2; // [1:0]
  742. uint32_t func_sel : 4; // [5:2]
  743. uint32_t __31_6 : 26; // [31:6]
  744. } b;
  745. } REG_IOMUX_RFDIG_GPIO_3_T;
  746. // rfdig_gpio_2
  747. typedef union {
  748. uint32_t v;
  749. struct
  750. {
  751. uint32_t __1_0 : 2; // [1:0]
  752. uint32_t func_sel : 4; // [5:2]
  753. uint32_t __31_6 : 26; // [31:6]
  754. } b;
  755. } REG_IOMUX_RFDIG_GPIO_2_T;
  756. // rfdig_gpio_1
  757. typedef union {
  758. uint32_t v;
  759. struct
  760. {
  761. uint32_t __1_0 : 2; // [1:0]
  762. uint32_t func_sel : 4; // [5:2]
  763. uint32_t __31_6 : 26; // [31:6]
  764. } b;
  765. } REG_IOMUX_RFDIG_GPIO_1_T;
  766. // rfdig_gpio_0
  767. typedef union {
  768. uint32_t v;
  769. struct
  770. {
  771. uint32_t __1_0 : 2; // [1:0]
  772. uint32_t func_sel : 4; // [5:2]
  773. uint32_t __31_6 : 26; // [31:6]
  774. } b;
  775. } REG_IOMUX_RFDIG_GPIO_0_T;
  776. // keyin_4
  777. typedef union {
  778. uint32_t v;
  779. struct
  780. {
  781. uint32_t __1_0 : 2; // [1:0]
  782. uint32_t func_sel : 4; // [5:2]
  783. uint32_t __31_6 : 26; // [31:6]
  784. } b;
  785. } REG_IOMUX_KEYIN_4_T;
  786. // keyout_5
  787. typedef union {
  788. uint32_t v;
  789. struct
  790. {
  791. uint32_t __1_0 : 2; // [1:0]
  792. uint32_t func_sel : 4; // [5:2]
  793. uint32_t __31_6 : 26; // [31:6]
  794. } b;
  795. } REG_IOMUX_KEYOUT_5_T;
  796. // keyin_5
  797. typedef union {
  798. uint32_t v;
  799. struct
  800. {
  801. uint32_t __1_0 : 2; // [1:0]
  802. uint32_t func_sel : 4; // [5:2]
  803. uint32_t __31_6 : 26; // [31:6]
  804. } b;
  805. } REG_IOMUX_KEYIN_5_T;
  806. // keyout_4
  807. typedef union {
  808. uint32_t v;
  809. struct
  810. {
  811. uint32_t __1_0 : 2; // [1:0]
  812. uint32_t func_sel : 4; // [5:2]
  813. uint32_t __31_6 : 26; // [31:6]
  814. } b;
  815. } REG_IOMUX_KEYOUT_4_T;
  816. // uart_1_rts
  817. typedef union {
  818. uint32_t v;
  819. struct
  820. {
  821. uint32_t __1_0 : 2; // [1:0]
  822. uint32_t func_sel : 4; // [5:2]
  823. uint32_t __31_6 : 26; // [31:6]
  824. } b;
  825. } REG_IOMUX_UART_1_RTS_T;
  826. // uart_1_txd
  827. typedef union {
  828. uint32_t v;
  829. struct
  830. {
  831. uint32_t __1_0 : 2; // [1:0]
  832. uint32_t func_sel : 4; // [5:2]
  833. uint32_t __31_6 : 26; // [31:6]
  834. } b;
  835. } REG_IOMUX_UART_1_TXD_T;
  836. // uart_1_rxd
  837. typedef union {
  838. uint32_t v;
  839. struct
  840. {
  841. uint32_t __1_0 : 2; // [1:0]
  842. uint32_t func_sel : 4; // [5:2]
  843. uint32_t __31_6 : 26; // [31:6]
  844. } b;
  845. } REG_IOMUX_UART_1_RXD_T;
  846. // uart_1_cts
  847. typedef union {
  848. uint32_t v;
  849. struct
  850. {
  851. uint32_t __1_0 : 2; // [1:0]
  852. uint32_t func_sel : 4; // [5:2]
  853. uint32_t __31_6 : 26; // [31:6]
  854. } b;
  855. } REG_IOMUX_UART_1_CTS_T;
  856. // gpio_0
  857. typedef union {
  858. uint32_t v;
  859. struct
  860. {
  861. uint32_t __1_0 : 2; // [1:0]
  862. uint32_t func_sel : 4; // [5:2]
  863. uint32_t __31_6 : 26; // [31:6]
  864. } b;
  865. } REG_IOMUX_GPIO_0_T;
  866. // gpio_3
  867. typedef union {
  868. uint32_t v;
  869. struct
  870. {
  871. uint32_t __1_0 : 2; // [1:0]
  872. uint32_t func_sel : 4; // [5:2]
  873. uint32_t __31_6 : 26; // [31:6]
  874. } b;
  875. } REG_IOMUX_GPIO_3_T;
  876. // gpio_2
  877. typedef union {
  878. uint32_t v;
  879. struct
  880. {
  881. uint32_t __1_0 : 2; // [1:0]
  882. uint32_t func_sel : 4; // [5:2]
  883. uint32_t __31_6 : 26; // [31:6]
  884. } b;
  885. } REG_IOMUX_GPIO_2_T;
  886. // gpio_1
  887. typedef union {
  888. uint32_t v;
  889. struct
  890. {
  891. uint32_t __1_0 : 2; // [1:0]
  892. uint32_t func_sel : 4; // [5:2]
  893. uint32_t __31_6 : 26; // [31:6]
  894. } b;
  895. } REG_IOMUX_GPIO_1_T;
  896. // gpio_7
  897. typedef union {
  898. uint32_t v;
  899. struct
  900. {
  901. uint32_t __1_0 : 2; // [1:0]
  902. uint32_t func_sel : 4; // [5:2]
  903. uint32_t __31_6 : 26; // [31:6]
  904. } b;
  905. } REG_IOMUX_GPIO_7_T;
  906. // gpio_6
  907. typedef union {
  908. uint32_t v;
  909. struct
  910. {
  911. uint32_t __1_0 : 2; // [1:0]
  912. uint32_t func_sel : 4; // [5:2]
  913. uint32_t __31_6 : 26; // [31:6]
  914. } b;
  915. } REG_IOMUX_GPIO_6_T;
  916. // gpio_5
  917. typedef union {
  918. uint32_t v;
  919. struct
  920. {
  921. uint32_t __1_0 : 2; // [1:0]
  922. uint32_t func_sel : 4; // [5:2]
  923. uint32_t __31_6 : 26; // [31:6]
  924. } b;
  925. } REG_IOMUX_GPIO_5_T;
  926. // gpio_4
  927. typedef union {
  928. uint32_t v;
  929. struct
  930. {
  931. uint32_t __1_0 : 2; // [1:0]
  932. uint32_t func_sel : 4; // [5:2]
  933. uint32_t __31_6 : 26; // [31:6]
  934. } b;
  935. } REG_IOMUX_GPIO_4_T;
  936. // adi_sda
  937. typedef union {
  938. uint32_t v;
  939. struct
  940. {
  941. uint32_t __1_0 : 2; // [1:0]
  942. uint32_t func_sel : 4; // [5:2]
  943. uint32_t __31_6 : 26; // [31:6]
  944. } b;
  945. } REG_IOMUX_ADI_SDA_T;
  946. // adi_scl
  947. typedef union {
  948. uint32_t v;
  949. struct
  950. {
  951. uint32_t __1_0 : 2; // [1:0]
  952. uint32_t func_sel : 4; // [5:2]
  953. uint32_t __31_6 : 26; // [31:6]
  954. } b;
  955. } REG_IOMUX_ADI_SCL_T;
  956. // resetb
  957. typedef union {
  958. uint32_t v;
  959. struct
  960. {
  961. uint32_t __1_0 : 2; // [1:0]
  962. uint32_t func_sel : 4; // [5:2]
  963. uint32_t __31_6 : 26; // [31:6]
  964. } b;
  965. } REG_IOMUX_RESETB_T;
  966. // osc_32k
  967. typedef union {
  968. uint32_t v;
  969. struct
  970. {
  971. uint32_t __1_0 : 2; // [1:0]
  972. uint32_t func_sel : 4; // [5:2]
  973. uint32_t __31_6 : 26; // [31:6]
  974. } b;
  975. } REG_IOMUX_OSC_32K_T;
  976. // pmic_ext_int
  977. typedef union {
  978. uint32_t v;
  979. struct
  980. {
  981. uint32_t __1_0 : 2; // [1:0]
  982. uint32_t func_sel : 4; // [5:2]
  983. uint32_t __31_6 : 26; // [31:6]
  984. } b;
  985. } REG_IOMUX_PMIC_EXT_INT_T;
  986. // chip_pd
  987. typedef union {
  988. uint32_t v;
  989. struct
  990. {
  991. uint32_t __1_0 : 2; // [1:0]
  992. uint32_t func_sel : 4; // [5:2]
  993. uint32_t __31_6 : 26; // [31:6]
  994. } b;
  995. } REG_IOMUX_CHIP_PD_T;
  996. // clk26m_pmic
  997. typedef union {
  998. uint32_t v;
  999. struct
  1000. {
  1001. uint32_t __1_0 : 2; // [1:0]
  1002. uint32_t func_sel : 4; // [5:2]
  1003. uint32_t __31_6 : 26; // [31:6]
  1004. } b;
  1005. } REG_IOMUX_CLK26M_PMIC_T;
  1006. // sim_1_rst
  1007. typedef union {
  1008. uint32_t v;
  1009. struct
  1010. {
  1011. uint32_t __1_0 : 2; // [1:0]
  1012. uint32_t func_sel : 4; // [5:2]
  1013. uint32_t __31_6 : 26; // [31:6]
  1014. } b;
  1015. } REG_IOMUX_SIM_1_RST_T;
  1016. // sim_1_dio
  1017. typedef union {
  1018. uint32_t v;
  1019. struct
  1020. {
  1021. uint32_t __1_0 : 2; // [1:0]
  1022. uint32_t func_sel : 4; // [5:2]
  1023. uint32_t __31_6 : 26; // [31:6]
  1024. } b;
  1025. } REG_IOMUX_SIM_1_DIO_T;
  1026. // sim_1_clk
  1027. typedef union {
  1028. uint32_t v;
  1029. struct
  1030. {
  1031. uint32_t __1_0 : 2; // [1:0]
  1032. uint32_t func_sel : 4; // [5:2]
  1033. uint32_t __31_6 : 26; // [31:6]
  1034. } b;
  1035. } REG_IOMUX_SIM_1_CLK_T;
  1036. // sim_0_rst
  1037. typedef union {
  1038. uint32_t v;
  1039. struct
  1040. {
  1041. uint32_t __1_0 : 2; // [1:0]
  1042. uint32_t func_sel : 4; // [5:2]
  1043. uint32_t __31_6 : 26; // [31:6]
  1044. } b;
  1045. } REG_IOMUX_SIM_0_RST_T;
  1046. // sim_0_dio
  1047. typedef union {
  1048. uint32_t v;
  1049. struct
  1050. {
  1051. uint32_t __1_0 : 2; // [1:0]
  1052. uint32_t func_sel : 4; // [5:2]
  1053. uint32_t __31_6 : 26; // [31:6]
  1054. } b;
  1055. } REG_IOMUX_SIM_0_DIO_T;
  1056. // sim_0_clk
  1057. typedef union {
  1058. uint32_t v;
  1059. struct
  1060. {
  1061. uint32_t __1_0 : 2; // [1:0]
  1062. uint32_t func_sel : 4; // [5:2]
  1063. uint32_t __31_6 : 26; // [31:6]
  1064. } b;
  1065. } REG_IOMUX_SIM_0_CLK_T;
  1066. // sw_clk
  1067. typedef union {
  1068. uint32_t v;
  1069. struct
  1070. {
  1071. uint32_t __1_0 : 2; // [1:0]
  1072. uint32_t func_sel : 4; // [5:2]
  1073. uint32_t __31_6 : 26; // [31:6]
  1074. } b;
  1075. } REG_IOMUX_SW_CLK_T;
  1076. // sw_dio
  1077. typedef union {
  1078. uint32_t v;
  1079. struct
  1080. {
  1081. uint32_t __1_0 : 2; // [1:0]
  1082. uint32_t func_sel : 4; // [5:2]
  1083. uint32_t __31_6 : 26; // [31:6]
  1084. } b;
  1085. } REG_IOMUX_SW_DIO_T;
  1086. // debug_host_tx
  1087. typedef union {
  1088. uint32_t v;
  1089. struct
  1090. {
  1091. uint32_t __1_0 : 2; // [1:0]
  1092. uint32_t func_sel : 4; // [5:2]
  1093. uint32_t __31_6 : 26; // [31:6]
  1094. } b;
  1095. } REG_IOMUX_DEBUG_HOST_TX_T;
  1096. // debug_host_rx
  1097. typedef union {
  1098. uint32_t v;
  1099. struct
  1100. {
  1101. uint32_t __1_0 : 2; // [1:0]
  1102. uint32_t func_sel : 4; // [5:2]
  1103. uint32_t __31_6 : 26; // [31:6]
  1104. } b;
  1105. } REG_IOMUX_DEBUG_HOST_RX_T;
  1106. // debug_host_clk
  1107. typedef union {
  1108. uint32_t v;
  1109. struct
  1110. {
  1111. uint32_t __1_0 : 2; // [1:0]
  1112. uint32_t func_sel : 4; // [5:2]
  1113. uint32_t __31_6 : 26; // [31:6]
  1114. } b;
  1115. } REG_IOMUX_DEBUG_HOST_CLK_T;
  1116. // camera_rst_l
  1117. typedef union {
  1118. uint32_t v;
  1119. struct
  1120. {
  1121. uint32_t __1_0 : 2; // [1:0]
  1122. uint32_t func_sel : 4; // [5:2]
  1123. uint32_t __31_6 : 26; // [31:6]
  1124. } b;
  1125. } REG_IOMUX_CAMERA_RST_L_T;
  1126. // spi_camera_sck
  1127. typedef union {
  1128. uint32_t v;
  1129. struct
  1130. {
  1131. uint32_t __1_0 : 2; // [1:0]
  1132. uint32_t func_sel : 4; // [5:2]
  1133. uint32_t __31_6 : 26; // [31:6]
  1134. } b;
  1135. } REG_IOMUX_SPI_CAMERA_SCK_T;
  1136. // spi_camera_si_1
  1137. typedef union {
  1138. uint32_t v;
  1139. struct
  1140. {
  1141. uint32_t __1_0 : 2; // [1:0]
  1142. uint32_t func_sel : 4; // [5:2]
  1143. uint32_t __31_6 : 26; // [31:6]
  1144. } b;
  1145. } REG_IOMUX_SPI_CAMERA_SI_1_T;
  1146. // spi_camera_si_0
  1147. typedef union {
  1148. uint32_t v;
  1149. struct
  1150. {
  1151. uint32_t __1_0 : 2; // [1:0]
  1152. uint32_t func_sel : 4; // [5:2]
  1153. uint32_t __31_6 : 26; // [31:6]
  1154. } b;
  1155. } REG_IOMUX_SPI_CAMERA_SI_0_T;
  1156. // camera_ref_clk
  1157. typedef union {
  1158. uint32_t v;
  1159. struct
  1160. {
  1161. uint32_t __1_0 : 2; // [1:0]
  1162. uint32_t func_sel : 4; // [5:2]
  1163. uint32_t __31_6 : 26; // [31:6]
  1164. } b;
  1165. } REG_IOMUX_CAMERA_REF_CLK_T;
  1166. // camera_pwdn
  1167. typedef union {
  1168. uint32_t v;
  1169. struct
  1170. {
  1171. uint32_t __1_0 : 2; // [1:0]
  1172. uint32_t func_sel : 4; // [5:2]
  1173. uint32_t __31_6 : 26; // [31:6]
  1174. } b;
  1175. } REG_IOMUX_CAMERA_PWDN_T;
  1176. // i2s_sdat_i
  1177. typedef union {
  1178. uint32_t v;
  1179. struct
  1180. {
  1181. uint32_t __1_0 : 2; // [1:0]
  1182. uint32_t func_sel : 4; // [5:2]
  1183. uint32_t __31_6 : 26; // [31:6]
  1184. } b;
  1185. } REG_IOMUX_I2S_SDAT_I_T;
  1186. // i2s1_sdat_o
  1187. typedef union {
  1188. uint32_t v;
  1189. struct
  1190. {
  1191. uint32_t __1_0 : 2; // [1:0]
  1192. uint32_t func_sel : 4; // [5:2]
  1193. uint32_t __31_6 : 26; // [31:6]
  1194. } b;
  1195. } REG_IOMUX_I2S1_SDAT_O_T;
  1196. // i2s1_lrck
  1197. typedef union {
  1198. uint32_t v;
  1199. struct
  1200. {
  1201. uint32_t __1_0 : 2; // [1:0]
  1202. uint32_t func_sel : 4; // [5:2]
  1203. uint32_t __31_6 : 26; // [31:6]
  1204. } b;
  1205. } REG_IOMUX_I2S1_LRCK_T;
  1206. // i2s1_bck
  1207. typedef union {
  1208. uint32_t v;
  1209. struct
  1210. {
  1211. uint32_t __1_0 : 2; // [1:0]
  1212. uint32_t func_sel : 4; // [5:2]
  1213. uint32_t __31_6 : 26; // [31:6]
  1214. } b;
  1215. } REG_IOMUX_I2S1_BCK_T;
  1216. // i2s1_mclk
  1217. typedef union {
  1218. uint32_t v;
  1219. struct
  1220. {
  1221. uint32_t __1_0 : 2; // [1:0]
  1222. uint32_t func_sel : 4; // [5:2]
  1223. uint32_t __31_6 : 26; // [31:6]
  1224. } b;
  1225. } REG_IOMUX_I2S1_MCLK_T;
  1226. // i2c_m2_scl
  1227. typedef union {
  1228. uint32_t v;
  1229. struct
  1230. {
  1231. uint32_t __1_0 : 2; // [1:0]
  1232. uint32_t func_sel : 4; // [5:2]
  1233. uint32_t __31_6 : 26; // [31:6]
  1234. } b;
  1235. } REG_IOMUX_I2C_M2_SCL_T;
  1236. // i2c_m2_sda
  1237. typedef union {
  1238. uint32_t v;
  1239. struct
  1240. {
  1241. uint32_t __1_0 : 2; // [1:0]
  1242. uint32_t func_sel : 4; // [5:2]
  1243. uint32_t __31_6 : 26; // [31:6]
  1244. } b;
  1245. } REG_IOMUX_I2C_M2_SDA_T;
  1246. // nand_sel
  1247. typedef union {
  1248. uint32_t v;
  1249. struct
  1250. {
  1251. uint32_t __1_0 : 2; // [1:0]
  1252. uint32_t func_sel : 4; // [5:2]
  1253. uint32_t __31_6 : 26; // [31:6]
  1254. } b;
  1255. } REG_IOMUX_NAND_SEL_T;
  1256. // keyout_3
  1257. typedef union {
  1258. uint32_t v;
  1259. struct
  1260. {
  1261. uint32_t __1_0 : 2; // [1:0]
  1262. uint32_t func_sel : 4; // [5:2]
  1263. uint32_t __31_6 : 26; // [31:6]
  1264. } b;
  1265. } REG_IOMUX_KEYOUT_3_T;
  1266. // keyout_2
  1267. typedef union {
  1268. uint32_t v;
  1269. struct
  1270. {
  1271. uint32_t __1_0 : 2; // [1:0]
  1272. uint32_t func_sel : 4; // [5:2]
  1273. uint32_t __31_6 : 26; // [31:6]
  1274. } b;
  1275. } REG_IOMUX_KEYOUT_2_T;
  1276. // keyout_1
  1277. typedef union {
  1278. uint32_t v;
  1279. struct
  1280. {
  1281. uint32_t __1_0 : 2; // [1:0]
  1282. uint32_t func_sel : 4; // [5:2]
  1283. uint32_t __31_6 : 26; // [31:6]
  1284. } b;
  1285. } REG_IOMUX_KEYOUT_1_T;
  1286. // keyout_0
  1287. typedef union {
  1288. uint32_t v;
  1289. struct
  1290. {
  1291. uint32_t __1_0 : 2; // [1:0]
  1292. uint32_t func_sel : 4; // [5:2]
  1293. uint32_t __31_6 : 26; // [31:6]
  1294. } b;
  1295. } REG_IOMUX_KEYOUT_0_T;
  1296. // keyin_3
  1297. typedef union {
  1298. uint32_t v;
  1299. struct
  1300. {
  1301. uint32_t __1_0 : 2; // [1:0]
  1302. uint32_t func_sel : 4; // [5:2]
  1303. uint32_t __31_6 : 26; // [31:6]
  1304. } b;
  1305. } REG_IOMUX_KEYIN_3_T;
  1306. // keyin_2
  1307. typedef union {
  1308. uint32_t v;
  1309. struct
  1310. {
  1311. uint32_t __1_0 : 2; // [1:0]
  1312. uint32_t func_sel : 4; // [5:2]
  1313. uint32_t __31_6 : 26; // [31:6]
  1314. } b;
  1315. } REG_IOMUX_KEYIN_2_T;
  1316. // keyin_1
  1317. typedef union {
  1318. uint32_t v;
  1319. struct
  1320. {
  1321. uint32_t __1_0 : 2; // [1:0]
  1322. uint32_t func_sel : 4; // [5:2]
  1323. uint32_t __31_6 : 26; // [31:6]
  1324. } b;
  1325. } REG_IOMUX_KEYIN_1_T;
  1326. // keyin_0
  1327. typedef union {
  1328. uint32_t v;
  1329. struct
  1330. {
  1331. uint32_t __1_0 : 2; // [1:0]
  1332. uint32_t func_sel : 4; // [5:2]
  1333. uint32_t __31_6 : 26; // [31:6]
  1334. } b;
  1335. } REG_IOMUX_KEYIN_0_T;
  1336. // lcd_rstb
  1337. typedef union {
  1338. uint32_t v;
  1339. struct
  1340. {
  1341. uint32_t __1_0 : 2; // [1:0]
  1342. uint32_t func_sel : 4; // [5:2]
  1343. uint32_t __31_6 : 26; // [31:6]
  1344. } b;
  1345. } REG_IOMUX_LCD_RSTB_T;
  1346. // lcd_fmark
  1347. typedef union {
  1348. uint32_t v;
  1349. struct
  1350. {
  1351. uint32_t __1_0 : 2; // [1:0]
  1352. uint32_t func_sel : 4; // [5:2]
  1353. uint32_t __31_6 : 26; // [31:6]
  1354. } b;
  1355. } REG_IOMUX_LCD_FMARK_T;
  1356. // spi_lcd_select
  1357. typedef union {
  1358. uint32_t v;
  1359. struct
  1360. {
  1361. uint32_t __1_0 : 2; // [1:0]
  1362. uint32_t func_sel : 4; // [5:2]
  1363. uint32_t __31_6 : 26; // [31:6]
  1364. } b;
  1365. } REG_IOMUX_SPI_LCD_SELECT_T;
  1366. // spi_lcd_cs
  1367. typedef union {
  1368. uint32_t v;
  1369. struct
  1370. {
  1371. uint32_t __1_0 : 2; // [1:0]
  1372. uint32_t func_sel : 4; // [5:2]
  1373. uint32_t __31_6 : 26; // [31:6]
  1374. } b;
  1375. } REG_IOMUX_SPI_LCD_CS_T;
  1376. // spi_lcd_clk
  1377. typedef union {
  1378. uint32_t v;
  1379. struct
  1380. {
  1381. uint32_t __1_0 : 2; // [1:0]
  1382. uint32_t func_sel : 4; // [5:2]
  1383. uint32_t __31_6 : 26; // [31:6]
  1384. } b;
  1385. } REG_IOMUX_SPI_LCD_CLK_T;
  1386. // spi_lcd_sdc
  1387. typedef union {
  1388. uint32_t v;
  1389. struct
  1390. {
  1391. uint32_t __1_0 : 2; // [1:0]
  1392. uint32_t func_sel : 4; // [5:2]
  1393. uint32_t __31_6 : 26; // [31:6]
  1394. } b;
  1395. } REG_IOMUX_SPI_LCD_SDC_T;
  1396. // spi_lcd_sio
  1397. typedef union {
  1398. uint32_t v;
  1399. struct
  1400. {
  1401. uint32_t __1_0 : 2; // [1:0]
  1402. uint32_t func_sel : 4; // [5:2]
  1403. uint32_t __31_6 : 26; // [31:6]
  1404. } b;
  1405. } REG_IOMUX_SPI_LCD_SIO_T;
  1406. // sdmmc1_rst
  1407. typedef union {
  1408. uint32_t v;
  1409. struct
  1410. {
  1411. uint32_t __1_0 : 2; // [1:0]
  1412. uint32_t func_sel : 4; // [5:2]
  1413. uint32_t __31_6 : 26; // [31:6]
  1414. } b;
  1415. } REG_IOMUX_SDMMC1_RST_T;
  1416. // sdmmc1_data_7
  1417. typedef union {
  1418. uint32_t v;
  1419. struct
  1420. {
  1421. uint32_t __1_0 : 2; // [1:0]
  1422. uint32_t func_sel : 4; // [5:2]
  1423. uint32_t __31_6 : 26; // [31:6]
  1424. } b;
  1425. } REG_IOMUX_SDMMC1_DATA_7_T;
  1426. // sdmmc1_data_6
  1427. typedef union {
  1428. uint32_t v;
  1429. struct
  1430. {
  1431. uint32_t __1_0 : 2; // [1:0]
  1432. uint32_t func_sel : 4; // [5:2]
  1433. uint32_t __31_6 : 26; // [31:6]
  1434. } b;
  1435. } REG_IOMUX_SDMMC1_DATA_6_T;
  1436. // sdmmc1_data_5
  1437. typedef union {
  1438. uint32_t v;
  1439. struct
  1440. {
  1441. uint32_t __1_0 : 2; // [1:0]
  1442. uint32_t func_sel : 4; // [5:2]
  1443. uint32_t __31_6 : 26; // [31:6]
  1444. } b;
  1445. } REG_IOMUX_SDMMC1_DATA_5_T;
  1446. // sdmmc1_data_4
  1447. typedef union {
  1448. uint32_t v;
  1449. struct
  1450. {
  1451. uint32_t __1_0 : 2; // [1:0]
  1452. uint32_t func_sel : 4; // [5:2]
  1453. uint32_t __31_6 : 26; // [31:6]
  1454. } b;
  1455. } REG_IOMUX_SDMMC1_DATA_4_T;
  1456. // sdmmc1_data_3
  1457. typedef union {
  1458. uint32_t v;
  1459. struct
  1460. {
  1461. uint32_t __1_0 : 2; // [1:0]
  1462. uint32_t func_sel : 4; // [5:2]
  1463. uint32_t __31_6 : 26; // [31:6]
  1464. } b;
  1465. } REG_IOMUX_SDMMC1_DATA_3_T;
  1466. // sdmmc1_data_2
  1467. typedef union {
  1468. uint32_t v;
  1469. struct
  1470. {
  1471. uint32_t __1_0 : 2; // [1:0]
  1472. uint32_t func_sel : 4; // [5:2]
  1473. uint32_t __31_6 : 26; // [31:6]
  1474. } b;
  1475. } REG_IOMUX_SDMMC1_DATA_2_T;
  1476. // sdmmc1_data_1
  1477. typedef union {
  1478. uint32_t v;
  1479. struct
  1480. {
  1481. uint32_t __1_0 : 2; // [1:0]
  1482. uint32_t func_sel : 4; // [5:2]
  1483. uint32_t __31_6 : 26; // [31:6]
  1484. } b;
  1485. } REG_IOMUX_SDMMC1_DATA_1_T;
  1486. // sdmmc1_data_0
  1487. typedef union {
  1488. uint32_t v;
  1489. struct
  1490. {
  1491. uint32_t __1_0 : 2; // [1:0]
  1492. uint32_t func_sel : 4; // [5:2]
  1493. uint32_t __31_6 : 26; // [31:6]
  1494. } b;
  1495. } REG_IOMUX_SDMMC1_DATA_0_T;
  1496. // sdmmc1_cmd
  1497. typedef union {
  1498. uint32_t v;
  1499. struct
  1500. {
  1501. uint32_t __1_0 : 2; // [1:0]
  1502. uint32_t func_sel : 4; // [5:2]
  1503. uint32_t __31_6 : 26; // [31:6]
  1504. } b;
  1505. } REG_IOMUX_SDMMC1_CMD_T;
  1506. // sdmmc1_clk
  1507. typedef union {
  1508. uint32_t v;
  1509. struct
  1510. {
  1511. uint32_t __1_0 : 2; // [1:0]
  1512. uint32_t func_sel : 4; // [5:2]
  1513. uint32_t __31_6 : 26; // [31:6]
  1514. } b;
  1515. } REG_IOMUX_SDMMC1_CLK_T;
  1516. // uart_2_rts
  1517. typedef union {
  1518. uint32_t v;
  1519. struct
  1520. {
  1521. uint32_t __1_0 : 2; // [1:0]
  1522. uint32_t func_sel : 4; // [5:2]
  1523. uint32_t __31_6 : 26; // [31:6]
  1524. } b;
  1525. } REG_IOMUX_UART_2_RTS_T;
  1526. // uart_2_cts
  1527. typedef union {
  1528. uint32_t v;
  1529. struct
  1530. {
  1531. uint32_t __1_0 : 2; // [1:0]
  1532. uint32_t func_sel : 4; // [5:2]
  1533. uint32_t __31_6 : 26; // [31:6]
  1534. } b;
  1535. } REG_IOMUX_UART_2_CTS_T;
  1536. // uart_2_txd
  1537. typedef union {
  1538. uint32_t v;
  1539. struct
  1540. {
  1541. uint32_t __1_0 : 2; // [1:0]
  1542. uint32_t func_sel : 4; // [5:2]
  1543. uint32_t __31_6 : 26; // [31:6]
  1544. } b;
  1545. } REG_IOMUX_UART_2_TXD_T;
  1546. // uart_2_rxd
  1547. typedef union {
  1548. uint32_t v;
  1549. struct
  1550. {
  1551. uint32_t __1_0 : 2; // [1:0]
  1552. uint32_t func_sel : 4; // [5:2]
  1553. uint32_t __31_6 : 26; // [31:6]
  1554. } b;
  1555. } REG_IOMUX_UART_2_RXD_T;
  1556. // i2c_m1_sda
  1557. typedef union {
  1558. uint32_t v;
  1559. struct
  1560. {
  1561. uint32_t __1_0 : 2; // [1:0]
  1562. uint32_t func_sel : 4; // [5:2]
  1563. uint32_t __31_6 : 26; // [31:6]
  1564. } b;
  1565. } REG_IOMUX_I2C_M1_SDA_T;
  1566. // i2c_m1_scl
  1567. typedef union {
  1568. uint32_t v;
  1569. struct
  1570. {
  1571. uint32_t __1_0 : 2; // [1:0]
  1572. uint32_t func_sel : 4; // [5:2]
  1573. uint32_t __31_6 : 26; // [31:6]
  1574. } b;
  1575. } REG_IOMUX_I2C_M1_SCL_T;
  1576. // gpio_23
  1577. typedef union {
  1578. uint32_t v;
  1579. struct
  1580. {
  1581. uint32_t __1_0 : 2; // [1:0]
  1582. uint32_t func_sel : 4; // [5:2]
  1583. uint32_t __31_6 : 26; // [31:6]
  1584. } b;
  1585. } REG_IOMUX_GPIO_23_T;
  1586. // gpio_22
  1587. typedef union {
  1588. uint32_t v;
  1589. struct
  1590. {
  1591. uint32_t __1_0 : 2; // [1:0]
  1592. uint32_t func_sel : 4; // [5:2]
  1593. uint32_t __31_6 : 26; // [31:6]
  1594. } b;
  1595. } REG_IOMUX_GPIO_22_T;
  1596. // gpio_21
  1597. typedef union {
  1598. uint32_t v;
  1599. struct
  1600. {
  1601. uint32_t __1_0 : 2; // [1:0]
  1602. uint32_t func_sel : 4; // [5:2]
  1603. uint32_t __31_6 : 26; // [31:6]
  1604. } b;
  1605. } REG_IOMUX_GPIO_21_T;
  1606. // gpio_20
  1607. typedef union {
  1608. uint32_t v;
  1609. struct
  1610. {
  1611. uint32_t __1_0 : 2; // [1:0]
  1612. uint32_t func_sel : 4; // [5:2]
  1613. uint32_t __31_6 : 26; // [31:6]
  1614. } b;
  1615. } REG_IOMUX_GPIO_20_T;
  1616. // gpio_19
  1617. typedef union {
  1618. uint32_t v;
  1619. struct
  1620. {
  1621. uint32_t __1_0 : 2; // [1:0]
  1622. uint32_t func_sel : 4; // [5:2]
  1623. uint32_t __31_6 : 26; // [31:6]
  1624. } b;
  1625. } REG_IOMUX_GPIO_19_T;
  1626. // gpio_18
  1627. typedef union {
  1628. uint32_t v;
  1629. struct
  1630. {
  1631. uint32_t __1_0 : 2; // [1:0]
  1632. uint32_t func_sel : 4; // [5:2]
  1633. uint32_t __31_6 : 26; // [31:6]
  1634. } b;
  1635. } REG_IOMUX_GPIO_18_T;
  1636. // gpio_17
  1637. typedef union {
  1638. uint32_t v;
  1639. struct
  1640. {
  1641. uint32_t __1_0 : 2; // [1:0]
  1642. uint32_t func_sel : 4; // [5:2]
  1643. uint32_t __31_6 : 26; // [31:6]
  1644. } b;
  1645. } REG_IOMUX_GPIO_17_T;
  1646. // gpio_16
  1647. typedef union {
  1648. uint32_t v;
  1649. struct
  1650. {
  1651. uint32_t __1_0 : 2; // [1:0]
  1652. uint32_t func_sel : 4; // [5:2]
  1653. uint32_t __31_6 : 26; // [31:6]
  1654. } b;
  1655. } REG_IOMUX_GPIO_16_T;
  1656. // m_spi_d_3
  1657. typedef union {
  1658. uint32_t v;
  1659. struct
  1660. {
  1661. uint32_t __1_0 : 2; // [1:0]
  1662. uint32_t func_sel : 4; // [5:2]
  1663. uint32_t __31_6 : 26; // [31:6]
  1664. } b;
  1665. } REG_IOMUX_M_SPI_D_3_T;
  1666. // m_spi_d_2
  1667. typedef union {
  1668. uint32_t v;
  1669. struct
  1670. {
  1671. uint32_t __1_0 : 2; // [1:0]
  1672. uint32_t func_sel : 4; // [5:2]
  1673. uint32_t __31_6 : 26; // [31:6]
  1674. } b;
  1675. } REG_IOMUX_M_SPI_D_2_T;
  1676. // m_spi_d_1
  1677. typedef union {
  1678. uint32_t v;
  1679. struct
  1680. {
  1681. uint32_t __1_0 : 2; // [1:0]
  1682. uint32_t func_sel : 4; // [5:2]
  1683. uint32_t __31_6 : 26; // [31:6]
  1684. } b;
  1685. } REG_IOMUX_M_SPI_D_1_T;
  1686. // m_spi_d_0
  1687. typedef union {
  1688. uint32_t v;
  1689. struct
  1690. {
  1691. uint32_t __1_0 : 2; // [1:0]
  1692. uint32_t func_sel : 4; // [5:2]
  1693. uint32_t __31_6 : 26; // [31:6]
  1694. } b;
  1695. } REG_IOMUX_M_SPI_D_0_T;
  1696. // m_spi_cs
  1697. typedef union {
  1698. uint32_t v;
  1699. struct
  1700. {
  1701. uint32_t __1_0 : 2; // [1:0]
  1702. uint32_t func_sel : 4; // [5:2]
  1703. uint32_t __31_6 : 26; // [31:6]
  1704. } b;
  1705. } REG_IOMUX_M_SPI_CS_T;
  1706. // m_spi_clk
  1707. typedef union {
  1708. uint32_t v;
  1709. struct
  1710. {
  1711. uint32_t __1_0 : 2; // [1:0]
  1712. uint32_t func_sel : 4; // [5:2]
  1713. uint32_t __31_6 : 26; // [31:6]
  1714. } b;
  1715. } REG_IOMUX_M_SPI_CLK_T;
  1716. // pad_rfdig_gpio_7
  1717. typedef union {
  1718. uint32_t v;
  1719. struct
  1720. {
  1721. uint32_t slp_oe : 1; // [0]
  1722. uint32_t slp_ie : 1; // [1]
  1723. uint32_t slp_wpdo : 1; // [2]
  1724. uint32_t slp_wpu : 1; // [3]
  1725. uint32_t __5_4 : 2; // [5:4]
  1726. uint32_t wpdo : 1; // [6]
  1727. uint32_t wpu : 1; // [7]
  1728. uint32_t __10_8 : 3; // [10:8]
  1729. uint32_t se : 1; // [11]
  1730. uint32_t wpus : 1; // [12]
  1731. uint32_t dslp_en : 6; // [18:13]
  1732. uint32_t drv : 2; // [20:19]
  1733. uint32_t __31_21 : 11; // [31:21]
  1734. } b;
  1735. } REG_IOMUX_PAD_RFDIG_GPIO_7_T;
  1736. // pad_rfdig_gpio_6
  1737. typedef union {
  1738. uint32_t v;
  1739. struct
  1740. {
  1741. uint32_t slp_oe : 1; // [0]
  1742. uint32_t slp_ie : 1; // [1]
  1743. uint32_t slp_wpdo : 1; // [2]
  1744. uint32_t slp_wpu : 1; // [3]
  1745. uint32_t __5_4 : 2; // [5:4]
  1746. uint32_t wpdo : 1; // [6]
  1747. uint32_t wpu : 1; // [7]
  1748. uint32_t __10_8 : 3; // [10:8]
  1749. uint32_t se : 1; // [11]
  1750. uint32_t wpus : 1; // [12]
  1751. uint32_t dslp_en : 6; // [18:13]
  1752. uint32_t drv : 2; // [20:19]
  1753. uint32_t __31_21 : 11; // [31:21]
  1754. } b;
  1755. } REG_IOMUX_PAD_RFDIG_GPIO_6_T;
  1756. // pad_rfdig_gpio_5
  1757. typedef union {
  1758. uint32_t v;
  1759. struct
  1760. {
  1761. uint32_t slp_oe : 1; // [0]
  1762. uint32_t slp_ie : 1; // [1]
  1763. uint32_t slp_wpdo : 1; // [2]
  1764. uint32_t slp_wpu : 1; // [3]
  1765. uint32_t __5_4 : 2; // [5:4]
  1766. uint32_t wpdo : 1; // [6]
  1767. uint32_t wpu : 1; // [7]
  1768. uint32_t __10_8 : 3; // [10:8]
  1769. uint32_t se : 1; // [11]
  1770. uint32_t wpus : 1; // [12]
  1771. uint32_t dslp_en : 6; // [18:13]
  1772. uint32_t drv : 2; // [20:19]
  1773. uint32_t __31_21 : 11; // [31:21]
  1774. } b;
  1775. } REG_IOMUX_PAD_RFDIG_GPIO_5_T;
  1776. // pad_rfdig_gpio_4
  1777. typedef union {
  1778. uint32_t v;
  1779. struct
  1780. {
  1781. uint32_t slp_oe : 1; // [0]
  1782. uint32_t slp_ie : 1; // [1]
  1783. uint32_t slp_wpdo : 1; // [2]
  1784. uint32_t slp_wpu : 1; // [3]
  1785. uint32_t __5_4 : 2; // [5:4]
  1786. uint32_t wpdo : 1; // [6]
  1787. uint32_t wpu : 1; // [7]
  1788. uint32_t __10_8 : 3; // [10:8]
  1789. uint32_t se : 1; // [11]
  1790. uint32_t wpus : 1; // [12]
  1791. uint32_t dslp_en : 6; // [18:13]
  1792. uint32_t drv : 2; // [20:19]
  1793. uint32_t __31_21 : 11; // [31:21]
  1794. } b;
  1795. } REG_IOMUX_PAD_RFDIG_GPIO_4_T;
  1796. // pad_rfdig_gpio_3
  1797. typedef union {
  1798. uint32_t v;
  1799. struct
  1800. {
  1801. uint32_t slp_oe : 1; // [0]
  1802. uint32_t slp_ie : 1; // [1]
  1803. uint32_t slp_wpdo : 1; // [2]
  1804. uint32_t slp_wpu : 1; // [3]
  1805. uint32_t __5_4 : 2; // [5:4]
  1806. uint32_t wpdo : 1; // [6]
  1807. uint32_t wpu : 1; // [7]
  1808. uint32_t __10_8 : 3; // [10:8]
  1809. uint32_t se : 1; // [11]
  1810. uint32_t wpus : 1; // [12]
  1811. uint32_t dslp_en : 6; // [18:13]
  1812. uint32_t drv : 2; // [20:19]
  1813. uint32_t __31_21 : 11; // [31:21]
  1814. } b;
  1815. } REG_IOMUX_PAD_RFDIG_GPIO_3_T;
  1816. // pad_rfdig_gpio_2
  1817. typedef union {
  1818. uint32_t v;
  1819. struct
  1820. {
  1821. uint32_t slp_oe : 1; // [0]
  1822. uint32_t slp_ie : 1; // [1]
  1823. uint32_t slp_wpdo : 1; // [2]
  1824. uint32_t slp_wpu : 1; // [3]
  1825. uint32_t __5_4 : 2; // [5:4]
  1826. uint32_t wpdo : 1; // [6]
  1827. uint32_t wpu : 1; // [7]
  1828. uint32_t __10_8 : 3; // [10:8]
  1829. uint32_t se : 1; // [11]
  1830. uint32_t wpus : 1; // [12]
  1831. uint32_t dslp_en : 6; // [18:13]
  1832. uint32_t drv : 2; // [20:19]
  1833. uint32_t __31_21 : 11; // [31:21]
  1834. } b;
  1835. } REG_IOMUX_PAD_RFDIG_GPIO_2_T;
  1836. // pad_rfdig_gpio_1
  1837. typedef union {
  1838. uint32_t v;
  1839. struct
  1840. {
  1841. uint32_t slp_oe : 1; // [0]
  1842. uint32_t slp_ie : 1; // [1]
  1843. uint32_t slp_wpdo : 1; // [2]
  1844. uint32_t slp_wpu : 1; // [3]
  1845. uint32_t __5_4 : 2; // [5:4]
  1846. uint32_t wpdo : 1; // [6]
  1847. uint32_t wpu : 1; // [7]
  1848. uint32_t __10_8 : 3; // [10:8]
  1849. uint32_t se : 1; // [11]
  1850. uint32_t wpus : 1; // [12]
  1851. uint32_t dslp_en : 6; // [18:13]
  1852. uint32_t drv : 2; // [20:19]
  1853. uint32_t __31_21 : 11; // [31:21]
  1854. } b;
  1855. } REG_IOMUX_PAD_RFDIG_GPIO_1_T;
  1856. // pad_rfdig_gpio_0
  1857. typedef union {
  1858. uint32_t v;
  1859. struct
  1860. {
  1861. uint32_t slp_oe : 1; // [0]
  1862. uint32_t slp_ie : 1; // [1]
  1863. uint32_t slp_wpdo : 1; // [2]
  1864. uint32_t slp_wpu : 1; // [3]
  1865. uint32_t __5_4 : 2; // [5:4]
  1866. uint32_t wpdo : 1; // [6]
  1867. uint32_t wpu : 1; // [7]
  1868. uint32_t __10_8 : 3; // [10:8]
  1869. uint32_t se : 1; // [11]
  1870. uint32_t wpus : 1; // [12]
  1871. uint32_t dslp_en : 6; // [18:13]
  1872. uint32_t drv : 2; // [20:19]
  1873. uint32_t __31_21 : 11; // [31:21]
  1874. } b;
  1875. } REG_IOMUX_PAD_RFDIG_GPIO_0_T;
  1876. // pad_keyin_4
  1877. typedef union {
  1878. uint32_t v;
  1879. struct
  1880. {
  1881. uint32_t slp_oe : 1; // [0]
  1882. uint32_t slp_ie : 1; // [1]
  1883. uint32_t slp_wpdo : 1; // [2]
  1884. uint32_t slp_wpu : 1; // [3]
  1885. uint32_t __5_4 : 2; // [5:4]
  1886. uint32_t wpdo : 1; // [6]
  1887. uint32_t wpu : 1; // [7]
  1888. uint32_t __10_8 : 3; // [10:8]
  1889. uint32_t se : 1; // [11]
  1890. uint32_t wpus : 1; // [12]
  1891. uint32_t dslp_en : 6; // [18:13]
  1892. uint32_t drv : 4; // [22:19]
  1893. uint32_t __31_23 : 9; // [31:23]
  1894. } b;
  1895. } REG_IOMUX_PAD_KEYIN_4_T;
  1896. // pad_keyout_5
  1897. typedef union {
  1898. uint32_t v;
  1899. struct
  1900. {
  1901. uint32_t slp_oe : 1; // [0]
  1902. uint32_t slp_ie : 1; // [1]
  1903. uint32_t slp_wpdo : 1; // [2]
  1904. uint32_t slp_wpu : 1; // [3]
  1905. uint32_t __5_4 : 2; // [5:4]
  1906. uint32_t wpdo : 1; // [6]
  1907. uint32_t wpu : 1; // [7]
  1908. uint32_t __10_8 : 3; // [10:8]
  1909. uint32_t se : 1; // [11]
  1910. uint32_t wpus : 1; // [12]
  1911. uint32_t dslp_en : 6; // [18:13]
  1912. uint32_t drv : 4; // [22:19]
  1913. uint32_t __31_23 : 9; // [31:23]
  1914. } b;
  1915. } REG_IOMUX_PAD_KEYOUT_5_T;
  1916. // pad_keyin_5
  1917. typedef union {
  1918. uint32_t v;
  1919. struct
  1920. {
  1921. uint32_t slp_oe : 1; // [0]
  1922. uint32_t slp_ie : 1; // [1]
  1923. uint32_t slp_wpdo : 1; // [2]
  1924. uint32_t slp_wpu : 1; // [3]
  1925. uint32_t __5_4 : 2; // [5:4]
  1926. uint32_t wpdo : 1; // [6]
  1927. uint32_t wpu : 1; // [7]
  1928. uint32_t __10_8 : 3; // [10:8]
  1929. uint32_t se : 1; // [11]
  1930. uint32_t wpus : 1; // [12]
  1931. uint32_t dslp_en : 6; // [18:13]
  1932. uint32_t drv : 4; // [22:19]
  1933. uint32_t __31_23 : 9; // [31:23]
  1934. } b;
  1935. } REG_IOMUX_PAD_KEYIN_5_T;
  1936. // pad_keyout_4
  1937. typedef union {
  1938. uint32_t v;
  1939. struct
  1940. {
  1941. uint32_t slp_oe : 1; // [0]
  1942. uint32_t slp_ie : 1; // [1]
  1943. uint32_t slp_wpdo : 1; // [2]
  1944. uint32_t slp_wpu : 1; // [3]
  1945. uint32_t __5_4 : 2; // [5:4]
  1946. uint32_t wpdo : 1; // [6]
  1947. uint32_t wpu : 1; // [7]
  1948. uint32_t __10_8 : 3; // [10:8]
  1949. uint32_t se : 1; // [11]
  1950. uint32_t wpus : 1; // [12]
  1951. uint32_t dslp_en : 6; // [18:13]
  1952. uint32_t drv : 4; // [22:19]
  1953. uint32_t __31_23 : 9; // [31:23]
  1954. } b;
  1955. } REG_IOMUX_PAD_KEYOUT_4_T;
  1956. // pad_uart_1_rts
  1957. typedef union {
  1958. uint32_t v;
  1959. struct
  1960. {
  1961. uint32_t slp_oe : 1; // [0]
  1962. uint32_t slp_ie : 1; // [1]
  1963. uint32_t slp_wpdo : 1; // [2]
  1964. uint32_t slp_wpu : 1; // [3]
  1965. uint32_t __5_4 : 2; // [5:4]
  1966. uint32_t wpdo : 1; // [6]
  1967. uint32_t wpu : 1; // [7]
  1968. uint32_t __10_8 : 3; // [10:8]
  1969. uint32_t se : 1; // [11]
  1970. uint32_t wpus : 1; // [12]
  1971. uint32_t dslp_en : 6; // [18:13]
  1972. uint32_t drv : 4; // [22:19]
  1973. uint32_t __31_23 : 9; // [31:23]
  1974. } b;
  1975. } REG_IOMUX_PAD_UART_1_RTS_T;
  1976. // pad_uart_1_txd
  1977. typedef union {
  1978. uint32_t v;
  1979. struct
  1980. {
  1981. uint32_t slp_oe : 1; // [0]
  1982. uint32_t slp_ie : 1; // [1]
  1983. uint32_t slp_wpdo : 1; // [2]
  1984. uint32_t slp_wpu : 1; // [3]
  1985. uint32_t __5_4 : 2; // [5:4]
  1986. uint32_t wpdo : 1; // [6]
  1987. uint32_t wpu : 1; // [7]
  1988. uint32_t __10_8 : 3; // [10:8]
  1989. uint32_t se : 1; // [11]
  1990. uint32_t wpus : 1; // [12]
  1991. uint32_t dslp_en : 6; // [18:13]
  1992. uint32_t drv : 4; // [22:19]
  1993. uint32_t __31_23 : 9; // [31:23]
  1994. } b;
  1995. } REG_IOMUX_PAD_UART_1_TXD_T;
  1996. // pad_uart_1_rxd
  1997. typedef union {
  1998. uint32_t v;
  1999. struct
  2000. {
  2001. uint32_t slp_oe : 1; // [0]
  2002. uint32_t slp_ie : 1; // [1]
  2003. uint32_t slp_wpdo : 1; // [2]
  2004. uint32_t slp_wpu : 1; // [3]
  2005. uint32_t __5_4 : 2; // [5:4]
  2006. uint32_t wpdo : 1; // [6]
  2007. uint32_t wpu : 1; // [7]
  2008. uint32_t __10_8 : 3; // [10:8]
  2009. uint32_t se : 1; // [11]
  2010. uint32_t wpus : 1; // [12]
  2011. uint32_t dslp_en : 6; // [18:13]
  2012. uint32_t drv : 4; // [22:19]
  2013. uint32_t __31_23 : 9; // [31:23]
  2014. } b;
  2015. } REG_IOMUX_PAD_UART_1_RXD_T;
  2016. // pad_uart_1_cts
  2017. typedef union {
  2018. uint32_t v;
  2019. struct
  2020. {
  2021. uint32_t slp_oe : 1; // [0]
  2022. uint32_t slp_ie : 1; // [1]
  2023. uint32_t slp_wpdo : 1; // [2]
  2024. uint32_t slp_wpu : 1; // [3]
  2025. uint32_t __5_4 : 2; // [5:4]
  2026. uint32_t wpdo : 1; // [6]
  2027. uint32_t wpu : 1; // [7]
  2028. uint32_t __10_8 : 3; // [10:8]
  2029. uint32_t se : 1; // [11]
  2030. uint32_t wpus : 1; // [12]
  2031. uint32_t dslp_en : 6; // [18:13]
  2032. uint32_t drv : 4; // [22:19]
  2033. uint32_t __31_23 : 9; // [31:23]
  2034. } b;
  2035. } REG_IOMUX_PAD_UART_1_CTS_T;
  2036. // pad_gpio_0
  2037. typedef union {
  2038. uint32_t v;
  2039. struct
  2040. {
  2041. uint32_t slp_oe : 1; // [0]
  2042. uint32_t slp_ie : 1; // [1]
  2043. uint32_t slp_wpdo : 1; // [2]
  2044. uint32_t slp_wpu : 1; // [3]
  2045. uint32_t __5_4 : 2; // [5:4]
  2046. uint32_t wpdo : 1; // [6]
  2047. uint32_t wpu : 1; // [7]
  2048. uint32_t __10_8 : 3; // [10:8]
  2049. uint32_t se : 1; // [11]
  2050. uint32_t wpus : 1; // [12]
  2051. uint32_t dslp_en : 6; // [18:13]
  2052. uint32_t drv : 4; // [22:19]
  2053. uint32_t __31_23 : 9; // [31:23]
  2054. } b;
  2055. } REG_IOMUX_PAD_GPIO_0_T;
  2056. // pad_gpio_3
  2057. typedef union {
  2058. uint32_t v;
  2059. struct
  2060. {
  2061. uint32_t slp_oe : 1; // [0]
  2062. uint32_t slp_ie : 1; // [1]
  2063. uint32_t slp_wpdo : 1; // [2]
  2064. uint32_t slp_wpu : 1; // [3]
  2065. uint32_t __5_4 : 2; // [5:4]
  2066. uint32_t wpdo : 1; // [6]
  2067. uint32_t wpu : 1; // [7]
  2068. uint32_t __10_8 : 3; // [10:8]
  2069. uint32_t se : 1; // [11]
  2070. uint32_t wpus : 1; // [12]
  2071. uint32_t dslp_en : 6; // [18:13]
  2072. uint32_t drv : 4; // [22:19]
  2073. uint32_t __31_23 : 9; // [31:23]
  2074. } b;
  2075. } REG_IOMUX_PAD_GPIO_3_T;
  2076. // pad_gpio_2
  2077. typedef union {
  2078. uint32_t v;
  2079. struct
  2080. {
  2081. uint32_t slp_oe : 1; // [0]
  2082. uint32_t slp_ie : 1; // [1]
  2083. uint32_t slp_wpdo : 1; // [2]
  2084. uint32_t slp_wpu : 1; // [3]
  2085. uint32_t __5_4 : 2; // [5:4]
  2086. uint32_t wpdo : 1; // [6]
  2087. uint32_t wpu : 1; // [7]
  2088. uint32_t __10_8 : 3; // [10:8]
  2089. uint32_t se : 1; // [11]
  2090. uint32_t wpus : 1; // [12]
  2091. uint32_t dslp_en : 6; // [18:13]
  2092. uint32_t drv : 4; // [22:19]
  2093. uint32_t __31_23 : 9; // [31:23]
  2094. } b;
  2095. } REG_IOMUX_PAD_GPIO_2_T;
  2096. // pad_gpio_1
  2097. typedef union {
  2098. uint32_t v;
  2099. struct
  2100. {
  2101. uint32_t slp_oe : 1; // [0]
  2102. uint32_t slp_ie : 1; // [1]
  2103. uint32_t slp_wpdo : 1; // [2]
  2104. uint32_t slp_wpu : 1; // [3]
  2105. uint32_t __5_4 : 2; // [5:4]
  2106. uint32_t wpdo : 1; // [6]
  2107. uint32_t wpu : 1; // [7]
  2108. uint32_t __10_8 : 3; // [10:8]
  2109. uint32_t se : 1; // [11]
  2110. uint32_t wpus : 1; // [12]
  2111. uint32_t dslp_en : 6; // [18:13]
  2112. uint32_t drv : 4; // [22:19]
  2113. uint32_t __31_23 : 9; // [31:23]
  2114. } b;
  2115. } REG_IOMUX_PAD_GPIO_1_T;
  2116. // pad_gpio_7
  2117. typedef union {
  2118. uint32_t v;
  2119. struct
  2120. {
  2121. uint32_t slp_oe : 1; // [0]
  2122. uint32_t slp_ie : 1; // [1]
  2123. uint32_t slp_wpdo : 1; // [2]
  2124. uint32_t slp_wpu : 1; // [3]
  2125. uint32_t __5_4 : 2; // [5:4]
  2126. uint32_t wpdo : 1; // [6]
  2127. uint32_t wpu : 1; // [7]
  2128. uint32_t __10_8 : 3; // [10:8]
  2129. uint32_t se : 1; // [11]
  2130. uint32_t wpus : 1; // [12]
  2131. uint32_t dslp_en : 6; // [18:13]
  2132. uint32_t drv : 4; // [22:19]
  2133. uint32_t __31_23 : 9; // [31:23]
  2134. } b;
  2135. } REG_IOMUX_PAD_GPIO_7_T;
  2136. // pad_gpio_6
  2137. typedef union {
  2138. uint32_t v;
  2139. struct
  2140. {
  2141. uint32_t slp_oe : 1; // [0]
  2142. uint32_t slp_ie : 1; // [1]
  2143. uint32_t slp_wpdo : 1; // [2]
  2144. uint32_t slp_wpu : 1; // [3]
  2145. uint32_t __5_4 : 2; // [5:4]
  2146. uint32_t wpdo : 1; // [6]
  2147. uint32_t wpu : 1; // [7]
  2148. uint32_t __10_8 : 3; // [10:8]
  2149. uint32_t se : 1; // [11]
  2150. uint32_t wpus : 1; // [12]
  2151. uint32_t dslp_en : 6; // [18:13]
  2152. uint32_t drv : 4; // [22:19]
  2153. uint32_t __31_23 : 9; // [31:23]
  2154. } b;
  2155. } REG_IOMUX_PAD_GPIO_6_T;
  2156. // pad_gpio_5
  2157. typedef union {
  2158. uint32_t v;
  2159. struct
  2160. {
  2161. uint32_t slp_oe : 1; // [0]
  2162. uint32_t slp_ie : 1; // [1]
  2163. uint32_t slp_wpdo : 1; // [2]
  2164. uint32_t slp_wpu : 1; // [3]
  2165. uint32_t __5_4 : 2; // [5:4]
  2166. uint32_t wpdo : 1; // [6]
  2167. uint32_t wpu : 1; // [7]
  2168. uint32_t __10_8 : 3; // [10:8]
  2169. uint32_t se : 1; // [11]
  2170. uint32_t wpus : 1; // [12]
  2171. uint32_t dslp_en : 6; // [18:13]
  2172. uint32_t drv : 4; // [22:19]
  2173. uint32_t __31_23 : 9; // [31:23]
  2174. } b;
  2175. } REG_IOMUX_PAD_GPIO_5_T;
  2176. // pad_gpio_4
  2177. typedef union {
  2178. uint32_t v;
  2179. struct
  2180. {
  2181. uint32_t slp_oe : 1; // [0]
  2182. uint32_t slp_ie : 1; // [1]
  2183. uint32_t slp_wpdo : 1; // [2]
  2184. uint32_t slp_wpu : 1; // [3]
  2185. uint32_t __5_4 : 2; // [5:4]
  2186. uint32_t wpdo : 1; // [6]
  2187. uint32_t wpu : 1; // [7]
  2188. uint32_t __10_8 : 3; // [10:8]
  2189. uint32_t se : 1; // [11]
  2190. uint32_t wpus : 1; // [12]
  2191. uint32_t dslp_en : 6; // [18:13]
  2192. uint32_t drv : 4; // [22:19]
  2193. uint32_t __31_23 : 9; // [31:23]
  2194. } b;
  2195. } REG_IOMUX_PAD_GPIO_4_T;
  2196. // pad_adi_sda
  2197. typedef union {
  2198. uint32_t v;
  2199. struct
  2200. {
  2201. uint32_t slp_oe : 1; // [0]
  2202. uint32_t slp_ie : 1; // [1]
  2203. uint32_t slp_wpdo : 1; // [2]
  2204. uint32_t slp_wpu : 1; // [3]
  2205. uint32_t __5_4 : 2; // [5:4]
  2206. uint32_t wpdo : 1; // [6]
  2207. uint32_t wpu : 1; // [7]
  2208. uint32_t __10_8 : 3; // [10:8]
  2209. uint32_t se : 1; // [11]
  2210. uint32_t wpus : 1; // [12]
  2211. uint32_t dslp_en : 6; // [18:13]
  2212. uint32_t drv : 2; // [20:19]
  2213. uint32_t __31_21 : 11; // [31:21]
  2214. } b;
  2215. } REG_IOMUX_PAD_ADI_SDA_T;
  2216. // pad_adi_scl
  2217. typedef union {
  2218. uint32_t v;
  2219. struct
  2220. {
  2221. uint32_t slp_oe : 1; // [0]
  2222. uint32_t slp_ie : 1; // [1]
  2223. uint32_t slp_wpdo : 1; // [2]
  2224. uint32_t slp_wpu : 1; // [3]
  2225. uint32_t __5_4 : 2; // [5:4]
  2226. uint32_t wpdo : 1; // [6]
  2227. uint32_t wpu : 1; // [7]
  2228. uint32_t __10_8 : 3; // [10:8]
  2229. uint32_t se : 1; // [11]
  2230. uint32_t wpus : 1; // [12]
  2231. uint32_t dslp_en : 6; // [18:13]
  2232. uint32_t drv : 2; // [20:19]
  2233. uint32_t __31_21 : 11; // [31:21]
  2234. } b;
  2235. } REG_IOMUX_PAD_ADI_SCL_T;
  2236. // pad_resetb
  2237. typedef union {
  2238. uint32_t v;
  2239. struct
  2240. {
  2241. uint32_t __5_0 : 6; // [5:0]
  2242. uint32_t wpdo : 1; // [6]
  2243. uint32_t wpu : 1; // [7]
  2244. uint32_t __10_8 : 3; // [10:8]
  2245. uint32_t se : 1; // [11]
  2246. uint32_t wpus : 1; // [12]
  2247. uint32_t __18_13 : 6; // [18:13]
  2248. uint32_t drv : 2; // [20:19]
  2249. uint32_t __31_21 : 11; // [31:21]
  2250. } b;
  2251. } REG_IOMUX_PAD_RESETB_T;
  2252. // pad_osc_32k
  2253. typedef union {
  2254. uint32_t v;
  2255. struct
  2256. {
  2257. uint32_t slp_oe : 1; // [0]
  2258. uint32_t slp_ie : 1; // [1]
  2259. uint32_t slp_wpdo : 1; // [2]
  2260. uint32_t slp_wpu : 1; // [3]
  2261. uint32_t __5_4 : 2; // [5:4]
  2262. uint32_t wpdo : 1; // [6]
  2263. uint32_t wpu : 1; // [7]
  2264. uint32_t __10_8 : 3; // [10:8]
  2265. uint32_t se : 1; // [11]
  2266. uint32_t wpus : 1; // [12]
  2267. uint32_t dslp_en : 6; // [18:13]
  2268. uint32_t drv : 2; // [20:19]
  2269. uint32_t __31_21 : 11; // [31:21]
  2270. } b;
  2271. } REG_IOMUX_PAD_OSC_32K_T;
  2272. // pad_pmic_ext_int
  2273. typedef union {
  2274. uint32_t v;
  2275. struct
  2276. {
  2277. uint32_t slp_oe : 1; // [0]
  2278. uint32_t slp_ie : 1; // [1]
  2279. uint32_t slp_wpdo : 1; // [2]
  2280. uint32_t slp_wpu : 1; // [3]
  2281. uint32_t __5_4 : 2; // [5:4]
  2282. uint32_t wpdo : 1; // [6]
  2283. uint32_t wpu : 1; // [7]
  2284. uint32_t __10_8 : 3; // [10:8]
  2285. uint32_t se : 1; // [11]
  2286. uint32_t wpus : 1; // [12]
  2287. uint32_t dslp_en : 6; // [18:13]
  2288. uint32_t drv : 2; // [20:19]
  2289. uint32_t __31_21 : 11; // [31:21]
  2290. } b;
  2291. } REG_IOMUX_PAD_PMIC_EXT_INT_T;
  2292. // pad_chip_pd
  2293. typedef union {
  2294. uint32_t v;
  2295. struct
  2296. {
  2297. uint32_t slp_oe : 1; // [0]
  2298. uint32_t slp_ie : 1; // [1]
  2299. uint32_t slp_wpdo : 1; // [2]
  2300. uint32_t slp_wpu : 1; // [3]
  2301. uint32_t __5_4 : 2; // [5:4]
  2302. uint32_t wpdo : 1; // [6]
  2303. uint32_t wpu : 1; // [7]
  2304. uint32_t __10_8 : 3; // [10:8]
  2305. uint32_t se : 1; // [11]
  2306. uint32_t wpus : 1; // [12]
  2307. uint32_t dslp_en : 6; // [18:13]
  2308. uint32_t drv : 2; // [20:19]
  2309. uint32_t __31_21 : 11; // [31:21]
  2310. } b;
  2311. } REG_IOMUX_PAD_CHIP_PD_T;
  2312. // pad_clk26m_pmic
  2313. typedef union {
  2314. uint32_t v;
  2315. struct
  2316. {
  2317. uint32_t slp_oe : 1; // [0]
  2318. uint32_t slp_ie : 1; // [1]
  2319. uint32_t slp_wpdo : 1; // [2]
  2320. uint32_t slp_wpu : 1; // [3]
  2321. uint32_t __5_4 : 2; // [5:4]
  2322. uint32_t wpdo : 1; // [6]
  2323. uint32_t wpu : 1; // [7]
  2324. uint32_t __10_8 : 3; // [10:8]
  2325. uint32_t se : 1; // [11]
  2326. uint32_t wpus : 1; // [12]
  2327. uint32_t dslp_en : 6; // [18:13]
  2328. uint32_t drv : 2; // [20:19]
  2329. uint32_t __31_21 : 11; // [31:21]
  2330. } b;
  2331. } REG_IOMUX_PAD_CLK26M_PMIC_T;
  2332. // pad_sim_1_rst
  2333. typedef union {
  2334. uint32_t v;
  2335. struct
  2336. {
  2337. uint32_t slp_oe : 1; // [0]
  2338. uint32_t slp_ie : 1; // [1]
  2339. uint32_t slp_wpdo : 1; // [2]
  2340. uint32_t slp_wpu : 1; // [3]
  2341. uint32_t __5_4 : 2; // [5:4]
  2342. uint32_t wpdo : 1; // [6]
  2343. uint32_t wpu : 1; // [7]
  2344. uint32_t __10_8 : 3; // [10:8]
  2345. uint32_t se : 1; // [11]
  2346. uint32_t wpus : 1; // [12]
  2347. uint32_t dslp_en : 6; // [18:13]
  2348. uint32_t drv : 4; // [22:19]
  2349. uint32_t __31_23 : 9; // [31:23]
  2350. } b;
  2351. } REG_IOMUX_PAD_SIM_1_RST_T;
  2352. // pad_sim_1_dio
  2353. typedef union {
  2354. uint32_t v;
  2355. struct
  2356. {
  2357. uint32_t slp_oe : 1; // [0]
  2358. uint32_t slp_ie : 1; // [1]
  2359. uint32_t slp_wpdo : 1; // [2]
  2360. uint32_t slp_wpu : 1; // [3]
  2361. uint32_t __5_4 : 2; // [5:4]
  2362. uint32_t wpdo : 1; // [6]
  2363. uint32_t wpu : 1; // [7]
  2364. uint32_t __10_8 : 3; // [10:8]
  2365. uint32_t se : 1; // [11]
  2366. uint32_t wpus : 1; // [12]
  2367. uint32_t dslp_en : 6; // [18:13]
  2368. uint32_t drv : 4; // [22:19]
  2369. uint32_t __31_23 : 9; // [31:23]
  2370. } b;
  2371. } REG_IOMUX_PAD_SIM_1_DIO_T;
  2372. // pad_sim_1_clk
  2373. typedef union {
  2374. uint32_t v;
  2375. struct
  2376. {
  2377. uint32_t slp_oe : 1; // [0]
  2378. uint32_t slp_ie : 1; // [1]
  2379. uint32_t slp_wpdo : 1; // [2]
  2380. uint32_t slp_wpu : 1; // [3]
  2381. uint32_t __5_4 : 2; // [5:4]
  2382. uint32_t wpdo : 1; // [6]
  2383. uint32_t wpu : 1; // [7]
  2384. uint32_t __10_8 : 3; // [10:8]
  2385. uint32_t se : 1; // [11]
  2386. uint32_t wpus : 1; // [12]
  2387. uint32_t dslp_en : 6; // [18:13]
  2388. uint32_t drv : 4; // [22:19]
  2389. uint32_t __31_23 : 9; // [31:23]
  2390. } b;
  2391. } REG_IOMUX_PAD_SIM_1_CLK_T;
  2392. // pad_sim_0_rst
  2393. typedef union {
  2394. uint32_t v;
  2395. struct
  2396. {
  2397. uint32_t slp_oe : 1; // [0]
  2398. uint32_t slp_ie : 1; // [1]
  2399. uint32_t slp_wpdo : 1; // [2]
  2400. uint32_t slp_wpu : 1; // [3]
  2401. uint32_t __5_4 : 2; // [5:4]
  2402. uint32_t wpdo : 1; // [6]
  2403. uint32_t wpu : 1; // [7]
  2404. uint32_t __10_8 : 3; // [10:8]
  2405. uint32_t se : 1; // [11]
  2406. uint32_t wpus : 1; // [12]
  2407. uint32_t dslp_en : 6; // [18:13]
  2408. uint32_t drv : 4; // [22:19]
  2409. uint32_t __31_23 : 9; // [31:23]
  2410. } b;
  2411. } REG_IOMUX_PAD_SIM_0_RST_T;
  2412. // pad_sim_0_dio
  2413. typedef union {
  2414. uint32_t v;
  2415. struct
  2416. {
  2417. uint32_t slp_oe : 1; // [0]
  2418. uint32_t slp_ie : 1; // [1]
  2419. uint32_t slp_wpdo : 1; // [2]
  2420. uint32_t slp_wpu : 1; // [3]
  2421. uint32_t __5_4 : 2; // [5:4]
  2422. uint32_t wpdo : 1; // [6]
  2423. uint32_t wpu : 1; // [7]
  2424. uint32_t __10_8 : 3; // [10:8]
  2425. uint32_t se : 1; // [11]
  2426. uint32_t wpus : 1; // [12]
  2427. uint32_t dslp_en : 6; // [18:13]
  2428. uint32_t drv : 4; // [22:19]
  2429. uint32_t __31_23 : 9; // [31:23]
  2430. } b;
  2431. } REG_IOMUX_PAD_SIM_0_DIO_T;
  2432. // pad_sim_0_clk
  2433. typedef union {
  2434. uint32_t v;
  2435. struct
  2436. {
  2437. uint32_t slp_oe : 1; // [0]
  2438. uint32_t slp_ie : 1; // [1]
  2439. uint32_t slp_wpdo : 1; // [2]
  2440. uint32_t slp_wpu : 1; // [3]
  2441. uint32_t __5_4 : 2; // [5:4]
  2442. uint32_t wpdo : 1; // [6]
  2443. uint32_t wpu : 1; // [7]
  2444. uint32_t __10_8 : 3; // [10:8]
  2445. uint32_t se : 1; // [11]
  2446. uint32_t wpus : 1; // [12]
  2447. uint32_t dslp_en : 6; // [18:13]
  2448. uint32_t drv : 4; // [22:19]
  2449. uint32_t __31_23 : 9; // [31:23]
  2450. } b;
  2451. } REG_IOMUX_PAD_SIM_0_CLK_T;
  2452. // pad_sw_clk
  2453. typedef union {
  2454. uint32_t v;
  2455. struct
  2456. {
  2457. uint32_t slp_oe : 1; // [0]
  2458. uint32_t slp_ie : 1; // [1]
  2459. uint32_t slp_wpdo : 1; // [2]
  2460. uint32_t slp_wpu : 1; // [3]
  2461. uint32_t __5_4 : 2; // [5:4]
  2462. uint32_t wpdo : 1; // [6]
  2463. uint32_t wpu : 1; // [7]
  2464. uint32_t __10_8 : 3; // [10:8]
  2465. uint32_t se : 1; // [11]
  2466. uint32_t wpus : 1; // [12]
  2467. uint32_t dslp_en : 6; // [18:13]
  2468. uint32_t drv : 2; // [20:19]
  2469. uint32_t __31_21 : 11; // [31:21]
  2470. } b;
  2471. } REG_IOMUX_PAD_SW_CLK_T;
  2472. // pad_sw_dio
  2473. typedef union {
  2474. uint32_t v;
  2475. struct
  2476. {
  2477. uint32_t slp_oe : 1; // [0]
  2478. uint32_t slp_ie : 1; // [1]
  2479. uint32_t slp_wpdo : 1; // [2]
  2480. uint32_t slp_wpu : 1; // [3]
  2481. uint32_t __5_4 : 2; // [5:4]
  2482. uint32_t wpdo : 1; // [6]
  2483. uint32_t wpu : 1; // [7]
  2484. uint32_t __10_8 : 3; // [10:8]
  2485. uint32_t se : 1; // [11]
  2486. uint32_t wpus : 1; // [12]
  2487. uint32_t dslp_en : 6; // [18:13]
  2488. uint32_t drv : 2; // [20:19]
  2489. uint32_t __31_21 : 11; // [31:21]
  2490. } b;
  2491. } REG_IOMUX_PAD_SW_DIO_T;
  2492. // pad_debug_host_tx
  2493. typedef union {
  2494. uint32_t v;
  2495. struct
  2496. {
  2497. uint32_t slp_oe : 1; // [0]
  2498. uint32_t slp_ie : 1; // [1]
  2499. uint32_t slp_wpdo : 1; // [2]
  2500. uint32_t slp_wpu : 1; // [3]
  2501. uint32_t __5_4 : 2; // [5:4]
  2502. uint32_t wpdo : 1; // [6]
  2503. uint32_t wpu : 1; // [7]
  2504. uint32_t __10_8 : 3; // [10:8]
  2505. uint32_t se : 1; // [11]
  2506. uint32_t wpus : 1; // [12]
  2507. uint32_t dslp_en : 6; // [18:13]
  2508. uint32_t drv : 2; // [20:19]
  2509. uint32_t __31_21 : 11; // [31:21]
  2510. } b;
  2511. } REG_IOMUX_PAD_DEBUG_HOST_TX_T;
  2512. // pad_debug_host_rx
  2513. typedef union {
  2514. uint32_t v;
  2515. struct
  2516. {
  2517. uint32_t slp_oe : 1; // [0]
  2518. uint32_t slp_ie : 1; // [1]
  2519. uint32_t slp_wpdo : 1; // [2]
  2520. uint32_t slp_wpu : 1; // [3]
  2521. uint32_t __5_4 : 2; // [5:4]
  2522. uint32_t wpdo : 1; // [6]
  2523. uint32_t wpu : 1; // [7]
  2524. uint32_t __9_8 : 2; // [9:8]
  2525. uint32_t padi_switch : 1; // [10]
  2526. uint32_t se : 1; // [11]
  2527. uint32_t wpus : 1; // [12]
  2528. uint32_t dslp_en : 6; // [18:13]
  2529. uint32_t drv : 2; // [20:19]
  2530. uint32_t __31_21 : 11; // [31:21]
  2531. } b;
  2532. } REG_IOMUX_PAD_DEBUG_HOST_RX_T;
  2533. // pad_debug_host_clk
  2534. typedef union {
  2535. uint32_t v;
  2536. struct
  2537. {
  2538. uint32_t slp_oe : 1; // [0]
  2539. uint32_t slp_ie : 1; // [1]
  2540. uint32_t slp_wpdo : 1; // [2]
  2541. uint32_t slp_wpu : 1; // [3]
  2542. uint32_t __5_4 : 2; // [5:4]
  2543. uint32_t wpdo : 1; // [6]
  2544. uint32_t wpu : 1; // [7]
  2545. uint32_t __9_8 : 2; // [9:8]
  2546. uint32_t padi_switch : 1; // [10]
  2547. uint32_t se : 1; // [11]
  2548. uint32_t wpus : 1; // [12]
  2549. uint32_t dslp_en : 6; // [18:13]
  2550. uint32_t drv : 2; // [20:19]
  2551. uint32_t __31_21 : 11; // [31:21]
  2552. } b;
  2553. } REG_IOMUX_PAD_DEBUG_HOST_CLK_T;
  2554. // pad_camera_rst_l
  2555. typedef union {
  2556. uint32_t v;
  2557. struct
  2558. {
  2559. uint32_t slp_oe : 1; // [0]
  2560. uint32_t slp_ie : 1; // [1]
  2561. uint32_t slp_wpdo : 1; // [2]
  2562. uint32_t slp_wpu : 1; // [3]
  2563. uint32_t __5_4 : 2; // [5:4]
  2564. uint32_t wpdo : 1; // [6]
  2565. uint32_t wpu : 1; // [7]
  2566. uint32_t __9_8 : 2; // [9:8]
  2567. uint32_t padi_switch : 1; // [10]
  2568. uint32_t se : 1; // [11]
  2569. uint32_t wpus : 1; // [12]
  2570. uint32_t dslp_en : 6; // [18:13]
  2571. uint32_t drv : 2; // [20:19]
  2572. uint32_t __31_21 : 11; // [31:21]
  2573. } b;
  2574. } REG_IOMUX_PAD_CAMERA_RST_L_T;
  2575. // pad_spi_camera_sck
  2576. typedef union {
  2577. uint32_t v;
  2578. struct
  2579. {
  2580. uint32_t slp_oe : 1; // [0]
  2581. uint32_t slp_ie : 1; // [1]
  2582. uint32_t slp_wpdo : 1; // [2]
  2583. uint32_t slp_wpu : 1; // [3]
  2584. uint32_t __5_4 : 2; // [5:4]
  2585. uint32_t wpdo : 1; // [6]
  2586. uint32_t wpu : 1; // [7]
  2587. uint32_t __9_8 : 2; // [9:8]
  2588. uint32_t padi_switch : 1; // [10]
  2589. uint32_t se : 1; // [11]
  2590. uint32_t wpus : 1; // [12]
  2591. uint32_t dslp_en : 6; // [18:13]
  2592. uint32_t drv : 2; // [20:19]
  2593. uint32_t __31_21 : 11; // [31:21]
  2594. } b;
  2595. } REG_IOMUX_PAD_SPI_CAMERA_SCK_T;
  2596. // pad_spi_camera_si_1
  2597. typedef union {
  2598. uint32_t v;
  2599. struct
  2600. {
  2601. uint32_t slp_oe : 1; // [0]
  2602. uint32_t slp_ie : 1; // [1]
  2603. uint32_t slp_wpdo : 1; // [2]
  2604. uint32_t slp_wpu : 1; // [3]
  2605. uint32_t __5_4 : 2; // [5:4]
  2606. uint32_t wpdo : 1; // [6]
  2607. uint32_t wpu : 1; // [7]
  2608. uint32_t __9_8 : 2; // [9:8]
  2609. uint32_t padi_switch : 1; // [10]
  2610. uint32_t se : 1; // [11]
  2611. uint32_t wpus : 1; // [12]
  2612. uint32_t dslp_en : 6; // [18:13]
  2613. uint32_t drv : 2; // [20:19]
  2614. uint32_t __31_21 : 11; // [31:21]
  2615. } b;
  2616. } REG_IOMUX_PAD_SPI_CAMERA_SI_1_T;
  2617. // pad_spi_camera_si_0
  2618. typedef union {
  2619. uint32_t v;
  2620. struct
  2621. {
  2622. uint32_t slp_oe : 1; // [0]
  2623. uint32_t slp_ie : 1; // [1]
  2624. uint32_t slp_wpdo : 1; // [2]
  2625. uint32_t slp_wpu : 1; // [3]
  2626. uint32_t __5_4 : 2; // [5:4]
  2627. uint32_t wpdo : 1; // [6]
  2628. uint32_t wpu : 1; // [7]
  2629. uint32_t __9_8 : 2; // [9:8]
  2630. uint32_t padi_switch : 1; // [10]
  2631. uint32_t se : 1; // [11]
  2632. uint32_t wpus : 1; // [12]
  2633. uint32_t dslp_en : 6; // [18:13]
  2634. uint32_t drv : 2; // [20:19]
  2635. uint32_t __31_21 : 11; // [31:21]
  2636. } b;
  2637. } REG_IOMUX_PAD_SPI_CAMERA_SI_0_T;
  2638. // pad_camera_ref_clk
  2639. typedef union {
  2640. uint32_t v;
  2641. struct
  2642. {
  2643. uint32_t slp_oe : 1; // [0]
  2644. uint32_t slp_ie : 1; // [1]
  2645. uint32_t slp_wpdo : 1; // [2]
  2646. uint32_t slp_wpu : 1; // [3]
  2647. uint32_t __5_4 : 2; // [5:4]
  2648. uint32_t wpdo : 1; // [6]
  2649. uint32_t wpu : 1; // [7]
  2650. uint32_t __10_8 : 3; // [10:8]
  2651. uint32_t se : 1; // [11]
  2652. uint32_t wpus : 1; // [12]
  2653. uint32_t dslp_en : 6; // [18:13]
  2654. uint32_t drv : 2; // [20:19]
  2655. uint32_t __31_21 : 11; // [31:21]
  2656. } b;
  2657. } REG_IOMUX_PAD_CAMERA_REF_CLK_T;
  2658. // pad_camera_pwdn
  2659. typedef union {
  2660. uint32_t v;
  2661. struct
  2662. {
  2663. uint32_t slp_oe : 1; // [0]
  2664. uint32_t slp_ie : 1; // [1]
  2665. uint32_t slp_wpdo : 1; // [2]
  2666. uint32_t slp_wpu : 1; // [3]
  2667. uint32_t __5_4 : 2; // [5:4]
  2668. uint32_t wpdo : 1; // [6]
  2669. uint32_t wpu : 1; // [7]
  2670. uint32_t __10_8 : 3; // [10:8]
  2671. uint32_t se : 1; // [11]
  2672. uint32_t wpus : 1; // [12]
  2673. uint32_t dslp_en : 6; // [18:13]
  2674. uint32_t drv : 2; // [20:19]
  2675. uint32_t __31_21 : 11; // [31:21]
  2676. } b;
  2677. } REG_IOMUX_PAD_CAMERA_PWDN_T;
  2678. // pad_i2s_sdat_i
  2679. typedef union {
  2680. uint32_t v;
  2681. struct
  2682. {
  2683. uint32_t slp_oe : 1; // [0]
  2684. uint32_t slp_ie : 1; // [1]
  2685. uint32_t slp_wpdo : 1; // [2]
  2686. uint32_t slp_wpu : 1; // [3]
  2687. uint32_t __5_4 : 2; // [5:4]
  2688. uint32_t wpdo : 1; // [6]
  2689. uint32_t wpu : 1; // [7]
  2690. uint32_t __10_8 : 3; // [10:8]
  2691. uint32_t se : 1; // [11]
  2692. uint32_t wpus : 1; // [12]
  2693. uint32_t dslp_en : 6; // [18:13]
  2694. uint32_t drv : 2; // [20:19]
  2695. uint32_t __31_21 : 11; // [31:21]
  2696. } b;
  2697. } REG_IOMUX_PAD_I2S_SDAT_I_T;
  2698. // pad_i2s1_sdat_o
  2699. typedef union {
  2700. uint32_t v;
  2701. struct
  2702. {
  2703. uint32_t slp_oe : 1; // [0]
  2704. uint32_t slp_ie : 1; // [1]
  2705. uint32_t slp_wpdo : 1; // [2]
  2706. uint32_t slp_wpu : 1; // [3]
  2707. uint32_t __5_4 : 2; // [5:4]
  2708. uint32_t wpdo : 1; // [6]
  2709. uint32_t wpu : 1; // [7]
  2710. uint32_t __10_8 : 3; // [10:8]
  2711. uint32_t se : 1; // [11]
  2712. uint32_t wpus : 1; // [12]
  2713. uint32_t dslp_en : 6; // [18:13]
  2714. uint32_t drv : 2; // [20:19]
  2715. uint32_t __31_21 : 11; // [31:21]
  2716. } b;
  2717. } REG_IOMUX_PAD_I2S1_SDAT_O_T;
  2718. // pad_i2s1_lrck
  2719. typedef union {
  2720. uint32_t v;
  2721. struct
  2722. {
  2723. uint32_t slp_oe : 1; // [0]
  2724. uint32_t slp_ie : 1; // [1]
  2725. uint32_t slp_wpdo : 1; // [2]
  2726. uint32_t slp_wpu : 1; // [3]
  2727. uint32_t __5_4 : 2; // [5:4]
  2728. uint32_t wpdo : 1; // [6]
  2729. uint32_t wpu : 1; // [7]
  2730. uint32_t __10_8 : 3; // [10:8]
  2731. uint32_t se : 1; // [11]
  2732. uint32_t wpus : 1; // [12]
  2733. uint32_t dslp_en : 6; // [18:13]
  2734. uint32_t drv : 2; // [20:19]
  2735. uint32_t __31_21 : 11; // [31:21]
  2736. } b;
  2737. } REG_IOMUX_PAD_I2S1_LRCK_T;
  2738. // pad_i2s1_bck
  2739. typedef union {
  2740. uint32_t v;
  2741. struct
  2742. {
  2743. uint32_t slp_oe : 1; // [0]
  2744. uint32_t slp_ie : 1; // [1]
  2745. uint32_t slp_wpdo : 1; // [2]
  2746. uint32_t slp_wpu : 1; // [3]
  2747. uint32_t __5_4 : 2; // [5:4]
  2748. uint32_t wpdo : 1; // [6]
  2749. uint32_t wpu : 1; // [7]
  2750. uint32_t __10_8 : 3; // [10:8]
  2751. uint32_t se : 1; // [11]
  2752. uint32_t wpus : 1; // [12]
  2753. uint32_t dslp_en : 6; // [18:13]
  2754. uint32_t drv : 2; // [20:19]
  2755. uint32_t __31_21 : 11; // [31:21]
  2756. } b;
  2757. } REG_IOMUX_PAD_I2S1_BCK_T;
  2758. // pad_i2s1_mclk
  2759. typedef union {
  2760. uint32_t v;
  2761. struct
  2762. {
  2763. uint32_t slp_oe : 1; // [0]
  2764. uint32_t slp_ie : 1; // [1]
  2765. uint32_t slp_wpdo : 1; // [2]
  2766. uint32_t slp_wpu : 1; // [3]
  2767. uint32_t __5_4 : 2; // [5:4]
  2768. uint32_t wpdo : 1; // [6]
  2769. uint32_t wpu : 1; // [7]
  2770. uint32_t __10_8 : 3; // [10:8]
  2771. uint32_t se : 1; // [11]
  2772. uint32_t wpus : 1; // [12]
  2773. uint32_t dslp_en : 6; // [18:13]
  2774. uint32_t drv : 2; // [20:19]
  2775. uint32_t __31_21 : 11; // [31:21]
  2776. } b;
  2777. } REG_IOMUX_PAD_I2S1_MCLK_T;
  2778. // pad_i2c_m2_scl
  2779. typedef union {
  2780. uint32_t v;
  2781. struct
  2782. {
  2783. uint32_t slp_oe : 1; // [0]
  2784. uint32_t slp_ie : 1; // [1]
  2785. uint32_t slp_wpdo : 1; // [2]
  2786. uint32_t slp_wpu : 1; // [3]
  2787. uint32_t __5_4 : 2; // [5:4]
  2788. uint32_t wpdo : 1; // [6]
  2789. uint32_t wpu : 1; // [7]
  2790. uint32_t __10_8 : 3; // [10:8]
  2791. uint32_t se : 1; // [11]
  2792. uint32_t wpus : 1; // [12]
  2793. uint32_t dslp_en : 6; // [18:13]
  2794. uint32_t drv : 2; // [20:19]
  2795. uint32_t __31_21 : 11; // [31:21]
  2796. } b;
  2797. } REG_IOMUX_PAD_I2C_M2_SCL_T;
  2798. // pad_i2c_m2_sda
  2799. typedef union {
  2800. uint32_t v;
  2801. struct
  2802. {
  2803. uint32_t slp_oe : 1; // [0]
  2804. uint32_t slp_ie : 1; // [1]
  2805. uint32_t slp_wpdo : 1; // [2]
  2806. uint32_t slp_wpu : 1; // [3]
  2807. uint32_t __5_4 : 2; // [5:4]
  2808. uint32_t wpdo : 1; // [6]
  2809. uint32_t wpu : 1; // [7]
  2810. uint32_t __10_8 : 3; // [10:8]
  2811. uint32_t se : 1; // [11]
  2812. uint32_t wpus : 1; // [12]
  2813. uint32_t dslp_en : 6; // [18:13]
  2814. uint32_t drv : 2; // [20:19]
  2815. uint32_t __31_21 : 11; // [31:21]
  2816. } b;
  2817. } REG_IOMUX_PAD_I2C_M2_SDA_T;
  2818. // pad_nand_sel
  2819. typedef union {
  2820. uint32_t v;
  2821. struct
  2822. {
  2823. uint32_t slp_oe : 1; // [0]
  2824. uint32_t slp_ie : 1; // [1]
  2825. uint32_t slp_wpdo : 1; // [2]
  2826. uint32_t slp_wpu : 1; // [3]
  2827. uint32_t __5_4 : 2; // [5:4]
  2828. uint32_t wpdo : 1; // [6]
  2829. uint32_t wpu : 1; // [7]
  2830. uint32_t __10_8 : 3; // [10:8]
  2831. uint32_t se : 1; // [11]
  2832. uint32_t wpus : 1; // [12]
  2833. uint32_t dslp_en : 6; // [18:13]
  2834. uint32_t drv : 2; // [20:19]
  2835. uint32_t __31_21 : 11; // [31:21]
  2836. } b;
  2837. } REG_IOMUX_PAD_NAND_SEL_T;
  2838. // pad_keyout_3
  2839. typedef union {
  2840. uint32_t v;
  2841. struct
  2842. {
  2843. uint32_t slp_oe : 1; // [0]
  2844. uint32_t slp_ie : 1; // [1]
  2845. uint32_t slp_wpdo : 1; // [2]
  2846. uint32_t slp_wpu : 1; // [3]
  2847. uint32_t __5_4 : 2; // [5:4]
  2848. uint32_t wpdo : 1; // [6]
  2849. uint32_t wpu : 1; // [7]
  2850. uint32_t __10_8 : 3; // [10:8]
  2851. uint32_t se : 1; // [11]
  2852. uint32_t wpus : 1; // [12]
  2853. uint32_t dslp_en : 6; // [18:13]
  2854. uint32_t drv : 4; // [22:19]
  2855. uint32_t __31_23 : 9; // [31:23]
  2856. } b;
  2857. } REG_IOMUX_PAD_KEYOUT_3_T;
  2858. // pad_keyout_2
  2859. typedef union {
  2860. uint32_t v;
  2861. struct
  2862. {
  2863. uint32_t slp_oe : 1; // [0]
  2864. uint32_t slp_ie : 1; // [1]
  2865. uint32_t slp_wpdo : 1; // [2]
  2866. uint32_t slp_wpu : 1; // [3]
  2867. uint32_t __5_4 : 2; // [5:4]
  2868. uint32_t wpdo : 1; // [6]
  2869. uint32_t wpu : 1; // [7]
  2870. uint32_t __10_8 : 3; // [10:8]
  2871. uint32_t se : 1; // [11]
  2872. uint32_t wpus : 1; // [12]
  2873. uint32_t dslp_en : 6; // [18:13]
  2874. uint32_t drv : 4; // [22:19]
  2875. uint32_t __31_23 : 9; // [31:23]
  2876. } b;
  2877. } REG_IOMUX_PAD_KEYOUT_2_T;
  2878. // pad_keyout_1
  2879. typedef union {
  2880. uint32_t v;
  2881. struct
  2882. {
  2883. uint32_t slp_oe : 1; // [0]
  2884. uint32_t slp_ie : 1; // [1]
  2885. uint32_t slp_wpdo : 1; // [2]
  2886. uint32_t slp_wpu : 1; // [3]
  2887. uint32_t __5_4 : 2; // [5:4]
  2888. uint32_t wpdo : 1; // [6]
  2889. uint32_t wpu : 1; // [7]
  2890. uint32_t __10_8 : 3; // [10:8]
  2891. uint32_t se : 1; // [11]
  2892. uint32_t wpus : 1; // [12]
  2893. uint32_t dslp_en : 6; // [18:13]
  2894. uint32_t drv : 4; // [22:19]
  2895. uint32_t __31_23 : 9; // [31:23]
  2896. } b;
  2897. } REG_IOMUX_PAD_KEYOUT_1_T;
  2898. // pad_keyout_0
  2899. typedef union {
  2900. uint32_t v;
  2901. struct
  2902. {
  2903. uint32_t slp_oe : 1; // [0]
  2904. uint32_t slp_ie : 1; // [1]
  2905. uint32_t slp_wpdo : 1; // [2]
  2906. uint32_t slp_wpu : 1; // [3]
  2907. uint32_t __5_4 : 2; // [5:4]
  2908. uint32_t wpdo : 1; // [6]
  2909. uint32_t wpu : 1; // [7]
  2910. uint32_t __10_8 : 3; // [10:8]
  2911. uint32_t se : 1; // [11]
  2912. uint32_t wpus : 1; // [12]
  2913. uint32_t dslp_en : 6; // [18:13]
  2914. uint32_t drv : 4; // [22:19]
  2915. uint32_t __31_23 : 9; // [31:23]
  2916. } b;
  2917. } REG_IOMUX_PAD_KEYOUT_0_T;
  2918. // pad_keyin_3
  2919. typedef union {
  2920. uint32_t v;
  2921. struct
  2922. {
  2923. uint32_t slp_oe : 1; // [0]
  2924. uint32_t slp_ie : 1; // [1]
  2925. uint32_t slp_wpdo : 1; // [2]
  2926. uint32_t slp_wpu : 1; // [3]
  2927. uint32_t __5_4 : 2; // [5:4]
  2928. uint32_t wpdo : 1; // [6]
  2929. uint32_t wpu : 1; // [7]
  2930. uint32_t __10_8 : 3; // [10:8]
  2931. uint32_t se : 1; // [11]
  2932. uint32_t wpus : 1; // [12]
  2933. uint32_t dslp_en : 6; // [18:13]
  2934. uint32_t drv : 4; // [22:19]
  2935. uint32_t __31_23 : 9; // [31:23]
  2936. } b;
  2937. } REG_IOMUX_PAD_KEYIN_3_T;
  2938. // pad_keyin_2
  2939. typedef union {
  2940. uint32_t v;
  2941. struct
  2942. {
  2943. uint32_t slp_oe : 1; // [0]
  2944. uint32_t slp_ie : 1; // [1]
  2945. uint32_t slp_wpdo : 1; // [2]
  2946. uint32_t slp_wpu : 1; // [3]
  2947. uint32_t __5_4 : 2; // [5:4]
  2948. uint32_t wpdo : 1; // [6]
  2949. uint32_t wpu : 1; // [7]
  2950. uint32_t __10_8 : 3; // [10:8]
  2951. uint32_t se : 1; // [11]
  2952. uint32_t wpus : 1; // [12]
  2953. uint32_t dslp_en : 6; // [18:13]
  2954. uint32_t drv : 4; // [22:19]
  2955. uint32_t __31_23 : 9; // [31:23]
  2956. } b;
  2957. } REG_IOMUX_PAD_KEYIN_2_T;
  2958. // pad_keyin_1
  2959. typedef union {
  2960. uint32_t v;
  2961. struct
  2962. {
  2963. uint32_t slp_oe : 1; // [0]
  2964. uint32_t slp_ie : 1; // [1]
  2965. uint32_t slp_wpdo : 1; // [2]
  2966. uint32_t slp_wpu : 1; // [3]
  2967. uint32_t __5_4 : 2; // [5:4]
  2968. uint32_t wpdo : 1; // [6]
  2969. uint32_t wpu : 1; // [7]
  2970. uint32_t __10_8 : 3; // [10:8]
  2971. uint32_t se : 1; // [11]
  2972. uint32_t wpus : 1; // [12]
  2973. uint32_t dslp_en : 6; // [18:13]
  2974. uint32_t drv : 4; // [22:19]
  2975. uint32_t __31_23 : 9; // [31:23]
  2976. } b;
  2977. } REG_IOMUX_PAD_KEYIN_1_T;
  2978. // pad_keyin_0
  2979. typedef union {
  2980. uint32_t v;
  2981. struct
  2982. {
  2983. uint32_t slp_oe : 1; // [0]
  2984. uint32_t slp_ie : 1; // [1]
  2985. uint32_t slp_wpdo : 1; // [2]
  2986. uint32_t slp_wpu : 1; // [3]
  2987. uint32_t __5_4 : 2; // [5:4]
  2988. uint32_t wpdo : 1; // [6]
  2989. uint32_t wpu : 1; // [7]
  2990. uint32_t __10_8 : 3; // [10:8]
  2991. uint32_t se : 1; // [11]
  2992. uint32_t wpus : 1; // [12]
  2993. uint32_t dslp_en : 6; // [18:13]
  2994. uint32_t drv : 4; // [22:19]
  2995. uint32_t __31_23 : 9; // [31:23]
  2996. } b;
  2997. } REG_IOMUX_PAD_KEYIN_0_T;
  2998. // pad_lcd_rstb
  2999. typedef union {
  3000. uint32_t v;
  3001. struct
  3002. {
  3003. uint32_t slp_oe : 1; // [0]
  3004. uint32_t slp_ie : 1; // [1]
  3005. uint32_t slp_wpdo : 1; // [2]
  3006. uint32_t slp_wpu : 1; // [3]
  3007. uint32_t __5_4 : 2; // [5:4]
  3008. uint32_t wpdo : 1; // [6]
  3009. uint32_t wpu : 1; // [7]
  3010. uint32_t __10_8 : 3; // [10:8]
  3011. uint32_t se : 1; // [11]
  3012. uint32_t wpus : 1; // [12]
  3013. uint32_t dslp_en : 6; // [18:13]
  3014. uint32_t drv : 4; // [22:19]
  3015. uint32_t __31_23 : 9; // [31:23]
  3016. } b;
  3017. } REG_IOMUX_PAD_LCD_RSTB_T;
  3018. // pad_lcd_fmark
  3019. typedef union {
  3020. uint32_t v;
  3021. struct
  3022. {
  3023. uint32_t slp_oe : 1; // [0]
  3024. uint32_t slp_ie : 1; // [1]
  3025. uint32_t slp_wpdo : 1; // [2]
  3026. uint32_t slp_wpu : 1; // [3]
  3027. uint32_t __5_4 : 2; // [5:4]
  3028. uint32_t wpdo : 1; // [6]
  3029. uint32_t wpu : 1; // [7]
  3030. uint32_t __10_8 : 3; // [10:8]
  3031. uint32_t se : 1; // [11]
  3032. uint32_t wpus : 1; // [12]
  3033. uint32_t dslp_en : 6; // [18:13]
  3034. uint32_t drv : 4; // [22:19]
  3035. uint32_t __31_23 : 9; // [31:23]
  3036. } b;
  3037. } REG_IOMUX_PAD_LCD_FMARK_T;
  3038. // pad_spi_lcd_select
  3039. typedef union {
  3040. uint32_t v;
  3041. struct
  3042. {
  3043. uint32_t slp_oe : 1; // [0]
  3044. uint32_t slp_ie : 1; // [1]
  3045. uint32_t slp_wpdo : 1; // [2]
  3046. uint32_t slp_wpu : 1; // [3]
  3047. uint32_t __5_4 : 2; // [5:4]
  3048. uint32_t wpdo : 1; // [6]
  3049. uint32_t wpu : 1; // [7]
  3050. uint32_t __10_8 : 3; // [10:8]
  3051. uint32_t se : 1; // [11]
  3052. uint32_t wpus : 1; // [12]
  3053. uint32_t dslp_en : 6; // [18:13]
  3054. uint32_t drv : 4; // [22:19]
  3055. uint32_t __31_23 : 9; // [31:23]
  3056. } b;
  3057. } REG_IOMUX_PAD_SPI_LCD_SELECT_T;
  3058. // pad_spi_lcd_cs
  3059. typedef union {
  3060. uint32_t v;
  3061. struct
  3062. {
  3063. uint32_t slp_oe : 1; // [0]
  3064. uint32_t slp_ie : 1; // [1]
  3065. uint32_t slp_wpdo : 1; // [2]
  3066. uint32_t slp_wpu : 1; // [3]
  3067. uint32_t __5_4 : 2; // [5:4]
  3068. uint32_t wpdo : 1; // [6]
  3069. uint32_t wpu : 1; // [7]
  3070. uint32_t __10_8 : 3; // [10:8]
  3071. uint32_t se : 1; // [11]
  3072. uint32_t wpus : 1; // [12]
  3073. uint32_t dslp_en : 6; // [18:13]
  3074. uint32_t drv : 4; // [22:19]
  3075. uint32_t __31_23 : 9; // [31:23]
  3076. } b;
  3077. } REG_IOMUX_PAD_SPI_LCD_CS_T;
  3078. // pad_spi_lcd_clk
  3079. typedef union {
  3080. uint32_t v;
  3081. struct
  3082. {
  3083. uint32_t slp_oe : 1; // [0]
  3084. uint32_t slp_ie : 1; // [1]
  3085. uint32_t slp_wpdo : 1; // [2]
  3086. uint32_t slp_wpu : 1; // [3]
  3087. uint32_t __5_4 : 2; // [5:4]
  3088. uint32_t wpdo : 1; // [6]
  3089. uint32_t wpu : 1; // [7]
  3090. uint32_t __10_8 : 3; // [10:8]
  3091. uint32_t se : 1; // [11]
  3092. uint32_t wpus : 1; // [12]
  3093. uint32_t dslp_en : 6; // [18:13]
  3094. uint32_t drv : 4; // [22:19]
  3095. uint32_t __31_23 : 9; // [31:23]
  3096. } b;
  3097. } REG_IOMUX_PAD_SPI_LCD_CLK_T;
  3098. // pad_spi_lcd_sdc
  3099. typedef union {
  3100. uint32_t v;
  3101. struct
  3102. {
  3103. uint32_t slp_oe : 1; // [0]
  3104. uint32_t slp_ie : 1; // [1]
  3105. uint32_t slp_wpdo : 1; // [2]
  3106. uint32_t slp_wpu : 1; // [3]
  3107. uint32_t __5_4 : 2; // [5:4]
  3108. uint32_t wpdo : 1; // [6]
  3109. uint32_t wpu : 1; // [7]
  3110. uint32_t __10_8 : 3; // [10:8]
  3111. uint32_t se : 1; // [11]
  3112. uint32_t wpus : 1; // [12]
  3113. uint32_t dslp_en : 6; // [18:13]
  3114. uint32_t drv : 4; // [22:19]
  3115. uint32_t __31_23 : 9; // [31:23]
  3116. } b;
  3117. } REG_IOMUX_PAD_SPI_LCD_SDC_T;
  3118. // pad_spi_lcd_sio
  3119. typedef union {
  3120. uint32_t v;
  3121. struct
  3122. {
  3123. uint32_t slp_oe : 1; // [0]
  3124. uint32_t slp_ie : 1; // [1]
  3125. uint32_t slp_wpdo : 1; // [2]
  3126. uint32_t slp_wpu : 1; // [3]
  3127. uint32_t __5_4 : 2; // [5:4]
  3128. uint32_t wpdo : 1; // [6]
  3129. uint32_t wpu : 1; // [7]
  3130. uint32_t __10_8 : 3; // [10:8]
  3131. uint32_t se : 1; // [11]
  3132. uint32_t wpus : 1; // [12]
  3133. uint32_t dslp_en : 6; // [18:13]
  3134. uint32_t drv : 4; // [22:19]
  3135. uint32_t __31_23 : 9; // [31:23]
  3136. } b;
  3137. } REG_IOMUX_PAD_SPI_LCD_SIO_T;
  3138. // pad_sdmmc1_rst
  3139. typedef union {
  3140. uint32_t v;
  3141. struct
  3142. {
  3143. uint32_t slp_oe : 1; // [0]
  3144. uint32_t slp_ie : 1; // [1]
  3145. uint32_t slp_wpdo : 1; // [2]
  3146. uint32_t slp_wpu : 1; // [3]
  3147. uint32_t __5_4 : 2; // [5:4]
  3148. uint32_t wpdo : 1; // [6]
  3149. uint32_t wpu : 1; // [7]
  3150. uint32_t __10_8 : 3; // [10:8]
  3151. uint32_t se : 1; // [11]
  3152. uint32_t wpus : 1; // [12]
  3153. uint32_t dslp_en : 6; // [18:13]
  3154. uint32_t drv : 4; // [22:19]
  3155. uint32_t __31_23 : 9; // [31:23]
  3156. } b;
  3157. } REG_IOMUX_PAD_SDMMC1_RST_T;
  3158. // pad_sdmmc1_data_7
  3159. typedef union {
  3160. uint32_t v;
  3161. struct
  3162. {
  3163. uint32_t slp_oe : 1; // [0]
  3164. uint32_t slp_ie : 1; // [1]
  3165. uint32_t slp_wpdo : 1; // [2]
  3166. uint32_t slp_wpu : 1; // [3]
  3167. uint32_t __5_4 : 2; // [5:4]
  3168. uint32_t wpdo : 1; // [6]
  3169. uint32_t wpu : 1; // [7]
  3170. uint32_t __10_8 : 3; // [10:8]
  3171. uint32_t se : 1; // [11]
  3172. uint32_t wpus : 1; // [12]
  3173. uint32_t dslp_en : 6; // [18:13]
  3174. uint32_t drv : 4; // [22:19]
  3175. uint32_t __31_23 : 9; // [31:23]
  3176. } b;
  3177. } REG_IOMUX_PAD_SDMMC1_DATA_7_T;
  3178. // pad_sdmmc1_data_6
  3179. typedef union {
  3180. uint32_t v;
  3181. struct
  3182. {
  3183. uint32_t slp_oe : 1; // [0]
  3184. uint32_t slp_ie : 1; // [1]
  3185. uint32_t slp_wpdo : 1; // [2]
  3186. uint32_t slp_wpu : 1; // [3]
  3187. uint32_t __5_4 : 2; // [5:4]
  3188. uint32_t wpdo : 1; // [6]
  3189. uint32_t wpu : 1; // [7]
  3190. uint32_t __10_8 : 3; // [10:8]
  3191. uint32_t se : 1; // [11]
  3192. uint32_t wpus : 1; // [12]
  3193. uint32_t dslp_en : 6; // [18:13]
  3194. uint32_t drv : 4; // [22:19]
  3195. uint32_t __31_23 : 9; // [31:23]
  3196. } b;
  3197. } REG_IOMUX_PAD_SDMMC1_DATA_6_T;
  3198. // pad_sdmmc1_data_5
  3199. typedef union {
  3200. uint32_t v;
  3201. struct
  3202. {
  3203. uint32_t slp_oe : 1; // [0]
  3204. uint32_t slp_ie : 1; // [1]
  3205. uint32_t slp_wpdo : 1; // [2]
  3206. uint32_t slp_wpu : 1; // [3]
  3207. uint32_t __5_4 : 2; // [5:4]
  3208. uint32_t wpdo : 1; // [6]
  3209. uint32_t wpu : 1; // [7]
  3210. uint32_t __10_8 : 3; // [10:8]
  3211. uint32_t se : 1; // [11]
  3212. uint32_t wpus : 1; // [12]
  3213. uint32_t dslp_en : 6; // [18:13]
  3214. uint32_t drv : 4; // [22:19]
  3215. uint32_t __31_23 : 9; // [31:23]
  3216. } b;
  3217. } REG_IOMUX_PAD_SDMMC1_DATA_5_T;
  3218. // pad_sdmmc1_data_4
  3219. typedef union {
  3220. uint32_t v;
  3221. struct
  3222. {
  3223. uint32_t slp_oe : 1; // [0]
  3224. uint32_t slp_ie : 1; // [1]
  3225. uint32_t slp_wpdo : 1; // [2]
  3226. uint32_t slp_wpu : 1; // [3]
  3227. uint32_t __5_4 : 2; // [5:4]
  3228. uint32_t wpdo : 1; // [6]
  3229. uint32_t wpu : 1; // [7]
  3230. uint32_t __10_8 : 3; // [10:8]
  3231. uint32_t se : 1; // [11]
  3232. uint32_t wpus : 1; // [12]
  3233. uint32_t dslp_en : 6; // [18:13]
  3234. uint32_t drv : 4; // [22:19]
  3235. uint32_t __31_23 : 9; // [31:23]
  3236. } b;
  3237. } REG_IOMUX_PAD_SDMMC1_DATA_4_T;
  3238. // pad_sdmmc1_data_3
  3239. typedef union {
  3240. uint32_t v;
  3241. struct
  3242. {
  3243. uint32_t slp_oe : 1; // [0]
  3244. uint32_t slp_ie : 1; // [1]
  3245. uint32_t slp_wpdo : 1; // [2]
  3246. uint32_t slp_wpu : 1; // [3]
  3247. uint32_t __5_4 : 2; // [5:4]
  3248. uint32_t wpdo : 1; // [6]
  3249. uint32_t wpu : 1; // [7]
  3250. uint32_t __10_8 : 3; // [10:8]
  3251. uint32_t se : 1; // [11]
  3252. uint32_t wpus : 1; // [12]
  3253. uint32_t dslp_en : 6; // [18:13]
  3254. uint32_t drv : 4; // [22:19]
  3255. uint32_t __31_23 : 9; // [31:23]
  3256. } b;
  3257. } REG_IOMUX_PAD_SDMMC1_DATA_3_T;
  3258. // pad_sdmmc1_data_2
  3259. typedef union {
  3260. uint32_t v;
  3261. struct
  3262. {
  3263. uint32_t slp_oe : 1; // [0]
  3264. uint32_t slp_ie : 1; // [1]
  3265. uint32_t slp_wpdo : 1; // [2]
  3266. uint32_t slp_wpu : 1; // [3]
  3267. uint32_t __5_4 : 2; // [5:4]
  3268. uint32_t wpdo : 1; // [6]
  3269. uint32_t wpu : 1; // [7]
  3270. uint32_t __10_8 : 3; // [10:8]
  3271. uint32_t se : 1; // [11]
  3272. uint32_t wpus : 1; // [12]
  3273. uint32_t dslp_en : 6; // [18:13]
  3274. uint32_t drv : 4; // [22:19]
  3275. uint32_t __31_23 : 9; // [31:23]
  3276. } b;
  3277. } REG_IOMUX_PAD_SDMMC1_DATA_2_T;
  3278. // pad_sdmmc1_data_1
  3279. typedef union {
  3280. uint32_t v;
  3281. struct
  3282. {
  3283. uint32_t slp_oe : 1; // [0]
  3284. uint32_t slp_ie : 1; // [1]
  3285. uint32_t slp_wpdo : 1; // [2]
  3286. uint32_t slp_wpu : 1; // [3]
  3287. uint32_t __5_4 : 2; // [5:4]
  3288. uint32_t wpdo : 1; // [6]
  3289. uint32_t wpu : 1; // [7]
  3290. uint32_t __10_8 : 3; // [10:8]
  3291. uint32_t se : 1; // [11]
  3292. uint32_t wpus : 1; // [12]
  3293. uint32_t dslp_en : 6; // [18:13]
  3294. uint32_t drv : 4; // [22:19]
  3295. uint32_t __31_23 : 9; // [31:23]
  3296. } b;
  3297. } REG_IOMUX_PAD_SDMMC1_DATA_1_T;
  3298. // pad_sdmmc1_data_0
  3299. typedef union {
  3300. uint32_t v;
  3301. struct
  3302. {
  3303. uint32_t slp_oe : 1; // [0]
  3304. uint32_t slp_ie : 1; // [1]
  3305. uint32_t slp_wpdo : 1; // [2]
  3306. uint32_t slp_wpu : 1; // [3]
  3307. uint32_t __5_4 : 2; // [5:4]
  3308. uint32_t wpdo : 1; // [6]
  3309. uint32_t wpu : 1; // [7]
  3310. uint32_t __10_8 : 3; // [10:8]
  3311. uint32_t se : 1; // [11]
  3312. uint32_t wpus : 1; // [12]
  3313. uint32_t dslp_en : 6; // [18:13]
  3314. uint32_t drv : 4; // [22:19]
  3315. uint32_t __31_23 : 9; // [31:23]
  3316. } b;
  3317. } REG_IOMUX_PAD_SDMMC1_DATA_0_T;
  3318. // pad_sdmmc1_cmd
  3319. typedef union {
  3320. uint32_t v;
  3321. struct
  3322. {
  3323. uint32_t slp_oe : 1; // [0]
  3324. uint32_t slp_ie : 1; // [1]
  3325. uint32_t slp_wpdo : 1; // [2]
  3326. uint32_t slp_wpu : 1; // [3]
  3327. uint32_t __5_4 : 2; // [5:4]
  3328. uint32_t wpdo : 1; // [6]
  3329. uint32_t wpu : 1; // [7]
  3330. uint32_t __10_8 : 3; // [10:8]
  3331. uint32_t se : 1; // [11]
  3332. uint32_t wpus : 1; // [12]
  3333. uint32_t dslp_en : 6; // [18:13]
  3334. uint32_t drv : 4; // [22:19]
  3335. uint32_t __31_23 : 9; // [31:23]
  3336. } b;
  3337. } REG_IOMUX_PAD_SDMMC1_CMD_T;
  3338. // pad_sdmmc1_clk
  3339. typedef union {
  3340. uint32_t v;
  3341. struct
  3342. {
  3343. uint32_t slp_oe : 1; // [0]
  3344. uint32_t slp_ie : 1; // [1]
  3345. uint32_t slp_wpdo : 1; // [2]
  3346. uint32_t slp_wpu : 1; // [3]
  3347. uint32_t __5_4 : 2; // [5:4]
  3348. uint32_t wpdo : 1; // [6]
  3349. uint32_t wpu : 1; // [7]
  3350. uint32_t __10_8 : 3; // [10:8]
  3351. uint32_t se : 1; // [11]
  3352. uint32_t wpus : 1; // [12]
  3353. uint32_t dslp_en : 6; // [18:13]
  3354. uint32_t drv : 4; // [22:19]
  3355. uint32_t __31_23 : 9; // [31:23]
  3356. } b;
  3357. } REG_IOMUX_PAD_SDMMC1_CLK_T;
  3358. // pad_uart_2_rts
  3359. typedef union {
  3360. uint32_t v;
  3361. struct
  3362. {
  3363. uint32_t slp_oe : 1; // [0]
  3364. uint32_t slp_ie : 1; // [1]
  3365. uint32_t slp_wpdo : 1; // [2]
  3366. uint32_t slp_wpu : 1; // [3]
  3367. uint32_t __5_4 : 2; // [5:4]
  3368. uint32_t wpdo : 1; // [6]
  3369. uint32_t wpu : 1; // [7]
  3370. uint32_t __10_8 : 3; // [10:8]
  3371. uint32_t se : 1; // [11]
  3372. uint32_t wpus : 1; // [12]
  3373. uint32_t dslp_en : 6; // [18:13]
  3374. uint32_t drv : 2; // [20:19]
  3375. uint32_t __31_21 : 11; // [31:21]
  3376. } b;
  3377. } REG_IOMUX_PAD_UART_2_RTS_T;
  3378. // pad_uart_2_cts
  3379. typedef union {
  3380. uint32_t v;
  3381. struct
  3382. {
  3383. uint32_t slp_oe : 1; // [0]
  3384. uint32_t slp_ie : 1; // [1]
  3385. uint32_t slp_wpdo : 1; // [2]
  3386. uint32_t slp_wpu : 1; // [3]
  3387. uint32_t __5_4 : 2; // [5:4]
  3388. uint32_t wpdo : 1; // [6]
  3389. uint32_t wpu : 1; // [7]
  3390. uint32_t __10_8 : 3; // [10:8]
  3391. uint32_t se : 1; // [11]
  3392. uint32_t wpus : 1; // [12]
  3393. uint32_t dslp_en : 6; // [18:13]
  3394. uint32_t drv : 2; // [20:19]
  3395. uint32_t __31_21 : 11; // [31:21]
  3396. } b;
  3397. } REG_IOMUX_PAD_UART_2_CTS_T;
  3398. // pad_uart_2_txd
  3399. typedef union {
  3400. uint32_t v;
  3401. struct
  3402. {
  3403. uint32_t slp_oe : 1; // [0]
  3404. uint32_t slp_ie : 1; // [1]
  3405. uint32_t slp_wpdo : 1; // [2]
  3406. uint32_t slp_wpu : 1; // [3]
  3407. uint32_t __5_4 : 2; // [5:4]
  3408. uint32_t wpdo : 1; // [6]
  3409. uint32_t wpu : 1; // [7]
  3410. uint32_t __10_8 : 3; // [10:8]
  3411. uint32_t se : 1; // [11]
  3412. uint32_t wpus : 1; // [12]
  3413. uint32_t dslp_en : 6; // [18:13]
  3414. uint32_t drv : 2; // [20:19]
  3415. uint32_t __31_21 : 11; // [31:21]
  3416. } b;
  3417. } REG_IOMUX_PAD_UART_2_TXD_T;
  3418. // pad_uart_2_rxd
  3419. typedef union {
  3420. uint32_t v;
  3421. struct
  3422. {
  3423. uint32_t slp_oe : 1; // [0]
  3424. uint32_t slp_ie : 1; // [1]
  3425. uint32_t slp_wpdo : 1; // [2]
  3426. uint32_t slp_wpu : 1; // [3]
  3427. uint32_t __5_4 : 2; // [5:4]
  3428. uint32_t wpdo : 1; // [6]
  3429. uint32_t wpu : 1; // [7]
  3430. uint32_t __10_8 : 3; // [10:8]
  3431. uint32_t se : 1; // [11]
  3432. uint32_t wpus : 1; // [12]
  3433. uint32_t dslp_en : 6; // [18:13]
  3434. uint32_t drv : 2; // [20:19]
  3435. uint32_t __31_21 : 11; // [31:21]
  3436. } b;
  3437. } REG_IOMUX_PAD_UART_2_RXD_T;
  3438. // pad_i2c_m1_sda
  3439. typedef union {
  3440. uint32_t v;
  3441. struct
  3442. {
  3443. uint32_t slp_oe : 1; // [0]
  3444. uint32_t slp_ie : 1; // [1]
  3445. uint32_t slp_wpdo : 1; // [2]
  3446. uint32_t slp_wpu : 1; // [3]
  3447. uint32_t __5_4 : 2; // [5:4]
  3448. uint32_t wpdo : 1; // [6]
  3449. uint32_t wpu : 1; // [7]
  3450. uint32_t __10_8 : 3; // [10:8]
  3451. uint32_t se : 1; // [11]
  3452. uint32_t wpus : 1; // [12]
  3453. uint32_t dslp_en : 6; // [18:13]
  3454. uint32_t drv : 2; // [20:19]
  3455. uint32_t __31_21 : 11; // [31:21]
  3456. } b;
  3457. } REG_IOMUX_PAD_I2C_M1_SDA_T;
  3458. // pad_i2c_m1_scl
  3459. typedef union {
  3460. uint32_t v;
  3461. struct
  3462. {
  3463. uint32_t slp_oe : 1; // [0]
  3464. uint32_t slp_ie : 1; // [1]
  3465. uint32_t slp_wpdo : 1; // [2]
  3466. uint32_t slp_wpu : 1; // [3]
  3467. uint32_t __5_4 : 2; // [5:4]
  3468. uint32_t wpdo : 1; // [6]
  3469. uint32_t wpu : 1; // [7]
  3470. uint32_t __10_8 : 3; // [10:8]
  3471. uint32_t se : 1; // [11]
  3472. uint32_t wpus : 1; // [12]
  3473. uint32_t dslp_en : 6; // [18:13]
  3474. uint32_t drv : 2; // [20:19]
  3475. uint32_t __31_21 : 11; // [31:21]
  3476. } b;
  3477. } REG_IOMUX_PAD_I2C_M1_SCL_T;
  3478. // pad_gpio_23
  3479. typedef union {
  3480. uint32_t v;
  3481. struct
  3482. {
  3483. uint32_t slp_oe : 1; // [0]
  3484. uint32_t slp_ie : 1; // [1]
  3485. uint32_t slp_wpdo : 1; // [2]
  3486. uint32_t slp_wpu : 1; // [3]
  3487. uint32_t __5_4 : 2; // [5:4]
  3488. uint32_t wpdo : 1; // [6]
  3489. uint32_t wpu : 1; // [7]
  3490. uint32_t __10_8 : 3; // [10:8]
  3491. uint32_t se : 1; // [11]
  3492. uint32_t wpus : 1; // [12]
  3493. uint32_t dslp_en : 6; // [18:13]
  3494. uint32_t drv : 2; // [20:19]
  3495. uint32_t __31_21 : 11; // [31:21]
  3496. } b;
  3497. } REG_IOMUX_PAD_GPIO_23_T;
  3498. // pad_gpio_22
  3499. typedef union {
  3500. uint32_t v;
  3501. struct
  3502. {
  3503. uint32_t slp_oe : 1; // [0]
  3504. uint32_t slp_ie : 1; // [1]
  3505. uint32_t slp_wpdo : 1; // [2]
  3506. uint32_t slp_wpu : 1; // [3]
  3507. uint32_t __5_4 : 2; // [5:4]
  3508. uint32_t wpdo : 1; // [6]
  3509. uint32_t wpu : 1; // [7]
  3510. uint32_t __10_8 : 3; // [10:8]
  3511. uint32_t se : 1; // [11]
  3512. uint32_t wpus : 1; // [12]
  3513. uint32_t dslp_en : 6; // [18:13]
  3514. uint32_t drv : 2; // [20:19]
  3515. uint32_t __31_21 : 11; // [31:21]
  3516. } b;
  3517. } REG_IOMUX_PAD_GPIO_22_T;
  3518. // pad_gpio_21
  3519. typedef union {
  3520. uint32_t v;
  3521. struct
  3522. {
  3523. uint32_t slp_oe : 1; // [0]
  3524. uint32_t slp_ie : 1; // [1]
  3525. uint32_t slp_wpdo : 1; // [2]
  3526. uint32_t slp_wpu : 1; // [3]
  3527. uint32_t __5_4 : 2; // [5:4]
  3528. uint32_t wpdo : 1; // [6]
  3529. uint32_t wpu : 1; // [7]
  3530. uint32_t __10_8 : 3; // [10:8]
  3531. uint32_t se : 1; // [11]
  3532. uint32_t wpus : 1; // [12]
  3533. uint32_t dslp_en : 6; // [18:13]
  3534. uint32_t drv : 2; // [20:19]
  3535. uint32_t __31_21 : 11; // [31:21]
  3536. } b;
  3537. } REG_IOMUX_PAD_GPIO_21_T;
  3538. // pad_gpio_20
  3539. typedef union {
  3540. uint32_t v;
  3541. struct
  3542. {
  3543. uint32_t slp_oe : 1; // [0]
  3544. uint32_t slp_ie : 1; // [1]
  3545. uint32_t slp_wpdo : 1; // [2]
  3546. uint32_t slp_wpu : 1; // [3]
  3547. uint32_t __5_4 : 2; // [5:4]
  3548. uint32_t wpdo : 1; // [6]
  3549. uint32_t wpu : 1; // [7]
  3550. uint32_t __10_8 : 3; // [10:8]
  3551. uint32_t se : 1; // [11]
  3552. uint32_t wpus : 1; // [12]
  3553. uint32_t dslp_en : 6; // [18:13]
  3554. uint32_t drv : 2; // [20:19]
  3555. uint32_t __31_21 : 11; // [31:21]
  3556. } b;
  3557. } REG_IOMUX_PAD_GPIO_20_T;
  3558. // pad_gpio_19
  3559. typedef union {
  3560. uint32_t v;
  3561. struct
  3562. {
  3563. uint32_t slp_oe : 1; // [0]
  3564. uint32_t slp_ie : 1; // [1]
  3565. uint32_t slp_wpdo : 1; // [2]
  3566. uint32_t slp_wpu : 1; // [3]
  3567. uint32_t __5_4 : 2; // [5:4]
  3568. uint32_t wpdo : 1; // [6]
  3569. uint32_t wpu : 1; // [7]
  3570. uint32_t __10_8 : 3; // [10:8]
  3571. uint32_t se : 1; // [11]
  3572. uint32_t wpus : 1; // [12]
  3573. uint32_t dslp_en : 6; // [18:13]
  3574. uint32_t drv : 2; // [20:19]
  3575. uint32_t __31_21 : 11; // [31:21]
  3576. } b;
  3577. } REG_IOMUX_PAD_GPIO_19_T;
  3578. // pad_gpio_18
  3579. typedef union {
  3580. uint32_t v;
  3581. struct
  3582. {
  3583. uint32_t slp_oe : 1; // [0]
  3584. uint32_t slp_ie : 1; // [1]
  3585. uint32_t slp_wpdo : 1; // [2]
  3586. uint32_t slp_wpu : 1; // [3]
  3587. uint32_t __5_4 : 2; // [5:4]
  3588. uint32_t wpdo : 1; // [6]
  3589. uint32_t wpu : 1; // [7]
  3590. uint32_t __10_8 : 3; // [10:8]
  3591. uint32_t se : 1; // [11]
  3592. uint32_t wpus : 1; // [12]
  3593. uint32_t dslp_en : 6; // [18:13]
  3594. uint32_t drv : 2; // [20:19]
  3595. uint32_t __31_21 : 11; // [31:21]
  3596. } b;
  3597. } REG_IOMUX_PAD_GPIO_18_T;
  3598. // pad_gpio_17
  3599. typedef union {
  3600. uint32_t v;
  3601. struct
  3602. {
  3603. uint32_t slp_oe : 1; // [0]
  3604. uint32_t slp_ie : 1; // [1]
  3605. uint32_t slp_wpdo : 1; // [2]
  3606. uint32_t slp_wpu : 1; // [3]
  3607. uint32_t __5_4 : 2; // [5:4]
  3608. uint32_t wpdo : 1; // [6]
  3609. uint32_t wpu : 1; // [7]
  3610. uint32_t __10_8 : 3; // [10:8]
  3611. uint32_t se : 1; // [11]
  3612. uint32_t wpus : 1; // [12]
  3613. uint32_t dslp_en : 6; // [18:13]
  3614. uint32_t drv : 2; // [20:19]
  3615. uint32_t __31_21 : 11; // [31:21]
  3616. } b;
  3617. } REG_IOMUX_PAD_GPIO_17_T;
  3618. // pad_gpio_16
  3619. typedef union {
  3620. uint32_t v;
  3621. struct
  3622. {
  3623. uint32_t slp_oe : 1; // [0]
  3624. uint32_t slp_ie : 1; // [1]
  3625. uint32_t slp_wpdo : 1; // [2]
  3626. uint32_t slp_wpu : 1; // [3]
  3627. uint32_t __5_4 : 2; // [5:4]
  3628. uint32_t wpdo : 1; // [6]
  3629. uint32_t wpu : 1; // [7]
  3630. uint32_t __10_8 : 3; // [10:8]
  3631. uint32_t se : 1; // [11]
  3632. uint32_t wpus : 1; // [12]
  3633. uint32_t dslp_en : 6; // [18:13]
  3634. uint32_t drv : 2; // [20:19]
  3635. uint32_t __31_21 : 11; // [31:21]
  3636. } b;
  3637. } REG_IOMUX_PAD_GPIO_16_T;
  3638. // pad_m_spi_d_3
  3639. typedef union {
  3640. uint32_t v;
  3641. struct
  3642. {
  3643. uint32_t slp_oe : 1; // [0]
  3644. uint32_t slp_ie : 1; // [1]
  3645. uint32_t slp_wpdo : 1; // [2]
  3646. uint32_t slp_wpu : 1; // [3]
  3647. uint32_t __5_4 : 2; // [5:4]
  3648. uint32_t wpdo : 1; // [6]
  3649. uint32_t wpu : 1; // [7]
  3650. uint32_t __10_8 : 3; // [10:8]
  3651. uint32_t se : 1; // [11]
  3652. uint32_t wpus : 1; // [12]
  3653. uint32_t dslp_en : 6; // [18:13]
  3654. uint32_t drv : 3; // [21:19]
  3655. uint32_t __31_22 : 10; // [31:22]
  3656. } b;
  3657. } REG_IOMUX_PAD_M_SPI_D_3_T;
  3658. // pad_m_spi_d_2
  3659. typedef union {
  3660. uint32_t v;
  3661. struct
  3662. {
  3663. uint32_t slp_oe : 1; // [0]
  3664. uint32_t slp_ie : 1; // [1]
  3665. uint32_t slp_wpdo : 1; // [2]
  3666. uint32_t slp_wpu : 1; // [3]
  3667. uint32_t __5_4 : 2; // [5:4]
  3668. uint32_t wpdo : 1; // [6]
  3669. uint32_t wpu : 1; // [7]
  3670. uint32_t __10_8 : 3; // [10:8]
  3671. uint32_t se : 1; // [11]
  3672. uint32_t wpus : 1; // [12]
  3673. uint32_t dslp_en : 6; // [18:13]
  3674. uint32_t drv : 3; // [21:19]
  3675. uint32_t __31_22 : 10; // [31:22]
  3676. } b;
  3677. } REG_IOMUX_PAD_M_SPI_D_2_T;
  3678. // pad_m_spi_d_1
  3679. typedef union {
  3680. uint32_t v;
  3681. struct
  3682. {
  3683. uint32_t slp_oe : 1; // [0]
  3684. uint32_t slp_ie : 1; // [1]
  3685. uint32_t slp_wpdo : 1; // [2]
  3686. uint32_t slp_wpu : 1; // [3]
  3687. uint32_t __5_4 : 2; // [5:4]
  3688. uint32_t wpdo : 1; // [6]
  3689. uint32_t wpu : 1; // [7]
  3690. uint32_t __10_8 : 3; // [10:8]
  3691. uint32_t se : 1; // [11]
  3692. uint32_t wpus : 1; // [12]
  3693. uint32_t dslp_en : 6; // [18:13]
  3694. uint32_t drv : 3; // [21:19]
  3695. uint32_t __31_22 : 10; // [31:22]
  3696. } b;
  3697. } REG_IOMUX_PAD_M_SPI_D_1_T;
  3698. // pad_m_spi_d_0
  3699. typedef union {
  3700. uint32_t v;
  3701. struct
  3702. {
  3703. uint32_t slp_oe : 1; // [0]
  3704. uint32_t slp_ie : 1; // [1]
  3705. uint32_t slp_wpdo : 1; // [2]
  3706. uint32_t slp_wpu : 1; // [3]
  3707. uint32_t __5_4 : 2; // [5:4]
  3708. uint32_t wpdo : 1; // [6]
  3709. uint32_t wpu : 1; // [7]
  3710. uint32_t __10_8 : 3; // [10:8]
  3711. uint32_t se : 1; // [11]
  3712. uint32_t wpus : 1; // [12]
  3713. uint32_t dslp_en : 6; // [18:13]
  3714. uint32_t drv : 3; // [21:19]
  3715. uint32_t __31_22 : 10; // [31:22]
  3716. } b;
  3717. } REG_IOMUX_PAD_M_SPI_D_0_T;
  3718. // pad_m_spi_cs
  3719. typedef union {
  3720. uint32_t v;
  3721. struct
  3722. {
  3723. uint32_t slp_oe : 1; // [0]
  3724. uint32_t slp_ie : 1; // [1]
  3725. uint32_t slp_wpdo : 1; // [2]
  3726. uint32_t slp_wpu : 1; // [3]
  3727. uint32_t __5_4 : 2; // [5:4]
  3728. uint32_t wpdo : 1; // [6]
  3729. uint32_t wpu : 1; // [7]
  3730. uint32_t __10_8 : 3; // [10:8]
  3731. uint32_t se : 1; // [11]
  3732. uint32_t wpus : 1; // [12]
  3733. uint32_t dslp_en : 6; // [18:13]
  3734. uint32_t drv : 3; // [21:19]
  3735. uint32_t __31_22 : 10; // [31:22]
  3736. } b;
  3737. } REG_IOMUX_PAD_M_SPI_CS_T;
  3738. // pad_m_spi_clk
  3739. typedef union {
  3740. uint32_t v;
  3741. struct
  3742. {
  3743. uint32_t slp_oe : 1; // [0]
  3744. uint32_t slp_ie : 1; // [1]
  3745. uint32_t slp_wpdo : 1; // [2]
  3746. uint32_t slp_wpu : 1; // [3]
  3747. uint32_t __5_4 : 2; // [5:4]
  3748. uint32_t wpdo : 1; // [6]
  3749. uint32_t wpu : 1; // [7]
  3750. uint32_t __10_8 : 3; // [10:8]
  3751. uint32_t se : 1; // [11]
  3752. uint32_t wpus : 1; // [12]
  3753. uint32_t dslp_en : 6; // [18:13]
  3754. uint32_t drv : 3; // [21:19]
  3755. uint32_t __31_22 : 10; // [31:22]
  3756. } b;
  3757. } REG_IOMUX_PAD_M_SPI_CLK_T;
  3758. // pwr_pad_ctl
  3759. #define IOMUX_PWRREG_MSEN_LPVDDIO_18_33 (1 << 0)
  3760. #define IOMUX_PWRREG_MSOUT_LPVDDIO_18_33 (1 << 1)
  3761. #define IOMUX_PWRREG_MS_LPVDDIO_18_33 (1 << 2)
  3762. #define IOMUX_PWRREG_MSEN_VLPVDDIO1833_1 (1 << 3)
  3763. #define IOMUX_PWRREG_MSOUT_VLPVDDIO1833_1 (1 << 4)
  3764. #define IOMUX_PWRREG_MS_VLPVDDIO1833_1 (1 << 5)
  3765. #define IOMUX_PWRREG_MSEN_VSIM1 (1 << 6)
  3766. #define IOMUX_PWRREG_MSOUT_VSIM1 (1 << 7)
  3767. #define IOMUX_PWRREG_MS_VSIM1 (1 << 8)
  3768. #define IOMUX_PWRREG_MSEN_VSIM0 (1 << 9)
  3769. #define IOMUX_PWRREG_MSOUT_VSIM0 (1 << 10)
  3770. #define IOMUX_PWRREG_MS_VSIM0 (1 << 11)
  3771. #define IOMUX_PWRREG_MSEN_VDDIO_18_33 (1 << 12)
  3772. #define IOMUX_PWRREG_MSOUT_VDDIO_18_33 (1 << 13)
  3773. #define IOMUX_PWRREG_MS_VDDIO_18_33 (1 << 14)
  3774. #define IOMUX_PWRREG_MSEN_V_LCD_18_33 (1 << 15)
  3775. #define IOMUX_PWRREG_MSOUT_V_LCD_18_33 (1 << 16)
  3776. #define IOMUX_PWRREG_MS_V_LCD_18_33 (1 << 17)
  3777. #define IOMUX_PWRREG_MSEN_V_MMC_18_30 (1 << 18)
  3778. #define IOMUX_PWRREG_MSOUT_V_MMC_18_30 (1 << 19)
  3779. #define IOMUX_PWRREG_MS_V_MMC_18_30 (1 << 20)
  3780. // rfdig_gpio_7
  3781. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3782. // rfdig_gpio_6
  3783. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3784. // rfdig_gpio_5
  3785. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3786. // rfdig_gpio_4
  3787. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3788. // rfdig_gpio_3
  3789. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3790. // rfdig_gpio_2
  3791. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3792. // rfdig_gpio_1
  3793. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3794. // rfdig_gpio_0
  3795. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3796. // keyin_4
  3797. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3798. // keyout_5
  3799. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3800. // keyin_5
  3801. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3802. // keyout_4
  3803. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3804. // uart_1_rts
  3805. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3806. // uart_1_txd
  3807. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3808. // uart_1_rxd
  3809. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3810. // uart_1_cts
  3811. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3812. // gpio_0
  3813. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3814. // gpio_3
  3815. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3816. // gpio_2
  3817. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3818. // gpio_1
  3819. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3820. // gpio_7
  3821. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3822. // gpio_6
  3823. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3824. // gpio_5
  3825. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3826. // gpio_4
  3827. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3828. // adi_sda
  3829. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3830. // adi_scl
  3831. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3832. // resetb
  3833. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3834. // osc_32k
  3835. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3836. // pmic_ext_int
  3837. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3838. // chip_pd
  3839. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3840. // clk26m_pmic
  3841. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3842. // sim_1_rst
  3843. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3844. // sim_1_dio
  3845. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3846. // sim_1_clk
  3847. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3848. // sim_0_rst
  3849. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3850. // sim_0_dio
  3851. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3852. // sim_0_clk
  3853. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3854. // sw_clk
  3855. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3856. // sw_dio
  3857. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3858. // debug_host_tx
  3859. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3860. // debug_host_rx
  3861. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3862. // debug_host_clk
  3863. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3864. // camera_rst_l
  3865. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3866. // spi_camera_sck
  3867. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3868. // spi_camera_si_1
  3869. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3870. // spi_camera_si_0
  3871. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3872. // camera_ref_clk
  3873. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3874. // camera_pwdn
  3875. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3876. // i2s_sdat_i
  3877. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3878. // i2s1_sdat_o
  3879. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3880. // i2s1_lrck
  3881. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3882. // i2s1_bck
  3883. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3884. // i2s1_mclk
  3885. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3886. // i2c_m2_scl
  3887. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3888. // i2c_m2_sda
  3889. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3890. // nand_sel
  3891. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3892. // keyout_3
  3893. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3894. // keyout_2
  3895. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3896. // keyout_1
  3897. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3898. // keyout_0
  3899. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3900. // keyin_3
  3901. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3902. // keyin_2
  3903. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3904. // keyin_1
  3905. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3906. // keyin_0
  3907. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3908. // lcd_rstb
  3909. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3910. // lcd_fmark
  3911. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3912. // spi_lcd_select
  3913. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3914. // spi_lcd_cs
  3915. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3916. // spi_lcd_clk
  3917. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3918. // spi_lcd_sdc
  3919. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3920. // spi_lcd_sio
  3921. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3922. // sdmmc1_rst
  3923. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3924. // sdmmc1_data_7
  3925. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3926. // sdmmc1_data_6
  3927. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3928. // sdmmc1_data_5
  3929. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3930. // sdmmc1_data_4
  3931. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3932. // sdmmc1_data_3
  3933. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3934. // sdmmc1_data_2
  3935. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3936. // sdmmc1_data_1
  3937. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3938. // sdmmc1_data_0
  3939. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3940. // sdmmc1_cmd
  3941. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3942. // sdmmc1_clk
  3943. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3944. // uart_2_rts
  3945. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3946. // uart_2_cts
  3947. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3948. // uart_2_txd
  3949. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3950. // uart_2_rxd
  3951. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3952. // i2c_m1_sda
  3953. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3954. // i2c_m1_scl
  3955. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3956. // gpio_23
  3957. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3958. // gpio_22
  3959. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3960. // gpio_21
  3961. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3962. // gpio_20
  3963. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3964. // gpio_19
  3965. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3966. // gpio_18
  3967. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3968. // gpio_17
  3969. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3970. // gpio_16
  3971. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3972. // m_spi_d_3
  3973. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3974. // m_spi_d_2
  3975. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3976. // m_spi_d_1
  3977. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3978. // m_spi_d_0
  3979. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3980. // m_spi_cs
  3981. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3982. // m_spi_clk
  3983. #define IOMUX_FUNC_SEL(n) (((n)&0xf) << 2)
  3984. // pad_rfdig_gpio_7
  3985. #define IOMUX_SLP_OE (1 << 0)
  3986. #define IOMUX_SLP_IE (1 << 1)
  3987. #define IOMUX_SLP_WPDO (1 << 2)
  3988. #define IOMUX_SLP_WPU (1 << 3)
  3989. #define IOMUX_WPDO (1 << 6)
  3990. #define IOMUX_WPU (1 << 7)
  3991. #define IOMUX_SE (1 << 11)
  3992. #define IOMUX_WPUS (1 << 12)
  3993. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  3994. #define IOMUX_PAD_RFDIG_GPIO_7_DRV(n) (((n)&0x3) << 19)
  3995. // pad_rfdig_gpio_6
  3996. #define IOMUX_SLP_OE (1 << 0)
  3997. #define IOMUX_SLP_IE (1 << 1)
  3998. #define IOMUX_SLP_WPDO (1 << 2)
  3999. #define IOMUX_SLP_WPU (1 << 3)
  4000. #define IOMUX_WPDO (1 << 6)
  4001. #define IOMUX_WPU (1 << 7)
  4002. #define IOMUX_SE (1 << 11)
  4003. #define IOMUX_WPUS (1 << 12)
  4004. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4005. #define IOMUX_PAD_RFDIG_GPIO_6_DRV(n) (((n)&0x3) << 19)
  4006. // pad_rfdig_gpio_5
  4007. #define IOMUX_SLP_OE (1 << 0)
  4008. #define IOMUX_SLP_IE (1 << 1)
  4009. #define IOMUX_SLP_WPDO (1 << 2)
  4010. #define IOMUX_SLP_WPU (1 << 3)
  4011. #define IOMUX_WPDO (1 << 6)
  4012. #define IOMUX_WPU (1 << 7)
  4013. #define IOMUX_SE (1 << 11)
  4014. #define IOMUX_WPUS (1 << 12)
  4015. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4016. #define IOMUX_PAD_RFDIG_GPIO_5_DRV(n) (((n)&0x3) << 19)
  4017. // pad_rfdig_gpio_4
  4018. #define IOMUX_SLP_OE (1 << 0)
  4019. #define IOMUX_SLP_IE (1 << 1)
  4020. #define IOMUX_SLP_WPDO (1 << 2)
  4021. #define IOMUX_SLP_WPU (1 << 3)
  4022. #define IOMUX_WPDO (1 << 6)
  4023. #define IOMUX_WPU (1 << 7)
  4024. #define IOMUX_SE (1 << 11)
  4025. #define IOMUX_WPUS (1 << 12)
  4026. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4027. #define IOMUX_PAD_RFDIG_GPIO_4_DRV(n) (((n)&0x3) << 19)
  4028. // pad_rfdig_gpio_3
  4029. #define IOMUX_SLP_OE (1 << 0)
  4030. #define IOMUX_SLP_IE (1 << 1)
  4031. #define IOMUX_SLP_WPDO (1 << 2)
  4032. #define IOMUX_SLP_WPU (1 << 3)
  4033. #define IOMUX_WPDO (1 << 6)
  4034. #define IOMUX_WPU (1 << 7)
  4035. #define IOMUX_SE (1 << 11)
  4036. #define IOMUX_WPUS (1 << 12)
  4037. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4038. #define IOMUX_PAD_RFDIG_GPIO_3_DRV(n) (((n)&0x3) << 19)
  4039. // pad_rfdig_gpio_2
  4040. #define IOMUX_SLP_OE (1 << 0)
  4041. #define IOMUX_SLP_IE (1 << 1)
  4042. #define IOMUX_SLP_WPDO (1 << 2)
  4043. #define IOMUX_SLP_WPU (1 << 3)
  4044. #define IOMUX_WPDO (1 << 6)
  4045. #define IOMUX_WPU (1 << 7)
  4046. #define IOMUX_SE (1 << 11)
  4047. #define IOMUX_WPUS (1 << 12)
  4048. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4049. #define IOMUX_PAD_RFDIG_GPIO_2_DRV(n) (((n)&0x3) << 19)
  4050. // pad_rfdig_gpio_1
  4051. #define IOMUX_SLP_OE (1 << 0)
  4052. #define IOMUX_SLP_IE (1 << 1)
  4053. #define IOMUX_SLP_WPDO (1 << 2)
  4054. #define IOMUX_SLP_WPU (1 << 3)
  4055. #define IOMUX_WPDO (1 << 6)
  4056. #define IOMUX_WPU (1 << 7)
  4057. #define IOMUX_SE (1 << 11)
  4058. #define IOMUX_WPUS (1 << 12)
  4059. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4060. #define IOMUX_PAD_RFDIG_GPIO_1_DRV(n) (((n)&0x3) << 19)
  4061. // pad_rfdig_gpio_0
  4062. #define IOMUX_SLP_OE (1 << 0)
  4063. #define IOMUX_SLP_IE (1 << 1)
  4064. #define IOMUX_SLP_WPDO (1 << 2)
  4065. #define IOMUX_SLP_WPU (1 << 3)
  4066. #define IOMUX_WPDO (1 << 6)
  4067. #define IOMUX_WPU (1 << 7)
  4068. #define IOMUX_SE (1 << 11)
  4069. #define IOMUX_WPUS (1 << 12)
  4070. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4071. #define IOMUX_PAD_RFDIG_GPIO_0_DRV(n) (((n)&0x3) << 19)
  4072. // pad_keyin_4
  4073. #define IOMUX_SLP_OE (1 << 0)
  4074. #define IOMUX_SLP_IE (1 << 1)
  4075. #define IOMUX_SLP_WPDO (1 << 2)
  4076. #define IOMUX_SLP_WPU (1 << 3)
  4077. #define IOMUX_WPDO (1 << 6)
  4078. #define IOMUX_WPU (1 << 7)
  4079. #define IOMUX_SE (1 << 11)
  4080. #define IOMUX_WPUS (1 << 12)
  4081. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4082. #define IOMUX_PAD_KEYIN_4_DRV(n) (((n)&0xf) << 19)
  4083. // pad_keyout_5
  4084. #define IOMUX_SLP_OE (1 << 0)
  4085. #define IOMUX_SLP_IE (1 << 1)
  4086. #define IOMUX_SLP_WPDO (1 << 2)
  4087. #define IOMUX_SLP_WPU (1 << 3)
  4088. #define IOMUX_WPDO (1 << 6)
  4089. #define IOMUX_WPU (1 << 7)
  4090. #define IOMUX_SE (1 << 11)
  4091. #define IOMUX_WPUS (1 << 12)
  4092. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4093. #define IOMUX_PAD_KEYOUT_5_DRV(n) (((n)&0xf) << 19)
  4094. // pad_keyin_5
  4095. #define IOMUX_SLP_OE (1 << 0)
  4096. #define IOMUX_SLP_IE (1 << 1)
  4097. #define IOMUX_SLP_WPDO (1 << 2)
  4098. #define IOMUX_SLP_WPU (1 << 3)
  4099. #define IOMUX_WPDO (1 << 6)
  4100. #define IOMUX_WPU (1 << 7)
  4101. #define IOMUX_SE (1 << 11)
  4102. #define IOMUX_WPUS (1 << 12)
  4103. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4104. #define IOMUX_PAD_KEYIN_5_DRV(n) (((n)&0xf) << 19)
  4105. // pad_keyout_4
  4106. #define IOMUX_SLP_OE (1 << 0)
  4107. #define IOMUX_SLP_IE (1 << 1)
  4108. #define IOMUX_SLP_WPDO (1 << 2)
  4109. #define IOMUX_SLP_WPU (1 << 3)
  4110. #define IOMUX_WPDO (1 << 6)
  4111. #define IOMUX_WPU (1 << 7)
  4112. #define IOMUX_SE (1 << 11)
  4113. #define IOMUX_WPUS (1 << 12)
  4114. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4115. #define IOMUX_PAD_KEYOUT_4_DRV(n) (((n)&0xf) << 19)
  4116. // pad_uart_1_rts
  4117. #define IOMUX_SLP_OE (1 << 0)
  4118. #define IOMUX_SLP_IE (1 << 1)
  4119. #define IOMUX_SLP_WPDO (1 << 2)
  4120. #define IOMUX_SLP_WPU (1 << 3)
  4121. #define IOMUX_WPDO (1 << 6)
  4122. #define IOMUX_WPU (1 << 7)
  4123. #define IOMUX_SE (1 << 11)
  4124. #define IOMUX_WPUS (1 << 12)
  4125. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4126. #define IOMUX_PAD_UART_1_RTS_DRV(n) (((n)&0xf) << 19)
  4127. // pad_uart_1_txd
  4128. #define IOMUX_SLP_OE (1 << 0)
  4129. #define IOMUX_SLP_IE (1 << 1)
  4130. #define IOMUX_SLP_WPDO (1 << 2)
  4131. #define IOMUX_SLP_WPU (1 << 3)
  4132. #define IOMUX_WPDO (1 << 6)
  4133. #define IOMUX_WPU (1 << 7)
  4134. #define IOMUX_SE (1 << 11)
  4135. #define IOMUX_WPUS (1 << 12)
  4136. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4137. #define IOMUX_PAD_UART_1_TXD_DRV(n) (((n)&0xf) << 19)
  4138. // pad_uart_1_rxd
  4139. #define IOMUX_SLP_OE (1 << 0)
  4140. #define IOMUX_SLP_IE (1 << 1)
  4141. #define IOMUX_SLP_WPDO (1 << 2)
  4142. #define IOMUX_SLP_WPU (1 << 3)
  4143. #define IOMUX_WPDO (1 << 6)
  4144. #define IOMUX_WPU (1 << 7)
  4145. #define IOMUX_SE (1 << 11)
  4146. #define IOMUX_WPUS (1 << 12)
  4147. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4148. #define IOMUX_PAD_UART_1_RXD_DRV(n) (((n)&0xf) << 19)
  4149. // pad_uart_1_cts
  4150. #define IOMUX_SLP_OE (1 << 0)
  4151. #define IOMUX_SLP_IE (1 << 1)
  4152. #define IOMUX_SLP_WPDO (1 << 2)
  4153. #define IOMUX_SLP_WPU (1 << 3)
  4154. #define IOMUX_WPDO (1 << 6)
  4155. #define IOMUX_WPU (1 << 7)
  4156. #define IOMUX_SE (1 << 11)
  4157. #define IOMUX_WPUS (1 << 12)
  4158. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4159. #define IOMUX_PAD_UART_1_CTS_DRV(n) (((n)&0xf) << 19)
  4160. // pad_gpio_0
  4161. #define IOMUX_SLP_OE (1 << 0)
  4162. #define IOMUX_SLP_IE (1 << 1)
  4163. #define IOMUX_SLP_WPDO (1 << 2)
  4164. #define IOMUX_SLP_WPU (1 << 3)
  4165. #define IOMUX_WPDO (1 << 6)
  4166. #define IOMUX_WPU (1 << 7)
  4167. #define IOMUX_SE (1 << 11)
  4168. #define IOMUX_WPUS (1 << 12)
  4169. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4170. #define IOMUX_PAD_GPIO_0_DRV(n) (((n)&0xf) << 19)
  4171. // pad_gpio_3
  4172. #define IOMUX_SLP_OE (1 << 0)
  4173. #define IOMUX_SLP_IE (1 << 1)
  4174. #define IOMUX_SLP_WPDO (1 << 2)
  4175. #define IOMUX_SLP_WPU (1 << 3)
  4176. #define IOMUX_WPDO (1 << 6)
  4177. #define IOMUX_WPU (1 << 7)
  4178. #define IOMUX_SE (1 << 11)
  4179. #define IOMUX_WPUS (1 << 12)
  4180. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4181. #define IOMUX_PAD_GPIO_3_DRV(n) (((n)&0xf) << 19)
  4182. // pad_gpio_2
  4183. #define IOMUX_SLP_OE (1 << 0)
  4184. #define IOMUX_SLP_IE (1 << 1)
  4185. #define IOMUX_SLP_WPDO (1 << 2)
  4186. #define IOMUX_SLP_WPU (1 << 3)
  4187. #define IOMUX_WPDO (1 << 6)
  4188. #define IOMUX_WPU (1 << 7)
  4189. #define IOMUX_SE (1 << 11)
  4190. #define IOMUX_WPUS (1 << 12)
  4191. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4192. #define IOMUX_PAD_GPIO_2_DRV(n) (((n)&0xf) << 19)
  4193. // pad_gpio_1
  4194. #define IOMUX_SLP_OE (1 << 0)
  4195. #define IOMUX_SLP_IE (1 << 1)
  4196. #define IOMUX_SLP_WPDO (1 << 2)
  4197. #define IOMUX_SLP_WPU (1 << 3)
  4198. #define IOMUX_WPDO (1 << 6)
  4199. #define IOMUX_WPU (1 << 7)
  4200. #define IOMUX_SE (1 << 11)
  4201. #define IOMUX_WPUS (1 << 12)
  4202. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4203. #define IOMUX_PAD_GPIO_1_DRV(n) (((n)&0xf) << 19)
  4204. // pad_gpio_7
  4205. #define IOMUX_SLP_OE (1 << 0)
  4206. #define IOMUX_SLP_IE (1 << 1)
  4207. #define IOMUX_SLP_WPDO (1 << 2)
  4208. #define IOMUX_SLP_WPU (1 << 3)
  4209. #define IOMUX_WPDO (1 << 6)
  4210. #define IOMUX_WPU (1 << 7)
  4211. #define IOMUX_SE (1 << 11)
  4212. #define IOMUX_WPUS (1 << 12)
  4213. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4214. #define IOMUX_PAD_GPIO_7_DRV(n) (((n)&0xf) << 19)
  4215. // pad_gpio_6
  4216. #define IOMUX_SLP_OE (1 << 0)
  4217. #define IOMUX_SLP_IE (1 << 1)
  4218. #define IOMUX_SLP_WPDO (1 << 2)
  4219. #define IOMUX_SLP_WPU (1 << 3)
  4220. #define IOMUX_WPDO (1 << 6)
  4221. #define IOMUX_WPU (1 << 7)
  4222. #define IOMUX_SE (1 << 11)
  4223. #define IOMUX_WPUS (1 << 12)
  4224. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4225. #define IOMUX_PAD_GPIO_6_DRV(n) (((n)&0xf) << 19)
  4226. // pad_gpio_5
  4227. #define IOMUX_SLP_OE (1 << 0)
  4228. #define IOMUX_SLP_IE (1 << 1)
  4229. #define IOMUX_SLP_WPDO (1 << 2)
  4230. #define IOMUX_SLP_WPU (1 << 3)
  4231. #define IOMUX_WPDO (1 << 6)
  4232. #define IOMUX_WPU (1 << 7)
  4233. #define IOMUX_SE (1 << 11)
  4234. #define IOMUX_WPUS (1 << 12)
  4235. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4236. #define IOMUX_PAD_GPIO_5_DRV(n) (((n)&0xf) << 19)
  4237. // pad_gpio_4
  4238. #define IOMUX_SLP_OE (1 << 0)
  4239. #define IOMUX_SLP_IE (1 << 1)
  4240. #define IOMUX_SLP_WPDO (1 << 2)
  4241. #define IOMUX_SLP_WPU (1 << 3)
  4242. #define IOMUX_WPDO (1 << 6)
  4243. #define IOMUX_WPU (1 << 7)
  4244. #define IOMUX_SE (1 << 11)
  4245. #define IOMUX_WPUS (1 << 12)
  4246. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4247. #define IOMUX_PAD_GPIO_4_DRV(n) (((n)&0xf) << 19)
  4248. // pad_adi_sda
  4249. #define IOMUX_SLP_OE (1 << 0)
  4250. #define IOMUX_SLP_IE (1 << 1)
  4251. #define IOMUX_SLP_WPDO (1 << 2)
  4252. #define IOMUX_SLP_WPU (1 << 3)
  4253. #define IOMUX_WPDO (1 << 6)
  4254. #define IOMUX_WPU (1 << 7)
  4255. #define IOMUX_SE (1 << 11)
  4256. #define IOMUX_WPUS (1 << 12)
  4257. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4258. #define IOMUX_PAD_ADI_SDA_DRV(n) (((n)&0x3) << 19)
  4259. // pad_adi_scl
  4260. #define IOMUX_SLP_OE (1 << 0)
  4261. #define IOMUX_SLP_IE (1 << 1)
  4262. #define IOMUX_SLP_WPDO (1 << 2)
  4263. #define IOMUX_SLP_WPU (1 << 3)
  4264. #define IOMUX_WPDO (1 << 6)
  4265. #define IOMUX_WPU (1 << 7)
  4266. #define IOMUX_SE (1 << 11)
  4267. #define IOMUX_WPUS (1 << 12)
  4268. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4269. #define IOMUX_PAD_ADI_SCL_DRV(n) (((n)&0x3) << 19)
  4270. // pad_resetb
  4271. #define IOMUX_WPDO (1 << 6)
  4272. #define IOMUX_WPU (1 << 7)
  4273. #define IOMUX_SE (1 << 11)
  4274. #define IOMUX_WPUS (1 << 12)
  4275. #define IOMUX_PAD_RESETB_DRV(n) (((n)&0x3) << 19)
  4276. // pad_osc_32k
  4277. #define IOMUX_SLP_OE (1 << 0)
  4278. #define IOMUX_SLP_IE (1 << 1)
  4279. #define IOMUX_SLP_WPDO (1 << 2)
  4280. #define IOMUX_SLP_WPU (1 << 3)
  4281. #define IOMUX_WPDO (1 << 6)
  4282. #define IOMUX_WPU (1 << 7)
  4283. #define IOMUX_SE (1 << 11)
  4284. #define IOMUX_WPUS (1 << 12)
  4285. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4286. #define IOMUX_PAD_OSC_32K_DRV(n) (((n)&0x3) << 19)
  4287. // pad_pmic_ext_int
  4288. #define IOMUX_SLP_OE (1 << 0)
  4289. #define IOMUX_SLP_IE (1 << 1)
  4290. #define IOMUX_SLP_WPDO (1 << 2)
  4291. #define IOMUX_SLP_WPU (1 << 3)
  4292. #define IOMUX_WPDO (1 << 6)
  4293. #define IOMUX_WPU (1 << 7)
  4294. #define IOMUX_SE (1 << 11)
  4295. #define IOMUX_WPUS (1 << 12)
  4296. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4297. #define IOMUX_PAD_PMIC_EXT_INT_DRV(n) (((n)&0x3) << 19)
  4298. // pad_chip_pd
  4299. #define IOMUX_SLP_OE (1 << 0)
  4300. #define IOMUX_SLP_IE (1 << 1)
  4301. #define IOMUX_SLP_WPDO (1 << 2)
  4302. #define IOMUX_SLP_WPU (1 << 3)
  4303. #define IOMUX_WPDO (1 << 6)
  4304. #define IOMUX_WPU (1 << 7)
  4305. #define IOMUX_SE (1 << 11)
  4306. #define IOMUX_WPUS (1 << 12)
  4307. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4308. #define IOMUX_PAD_CHIP_PD_DRV(n) (((n)&0x3) << 19)
  4309. // pad_clk26m_pmic
  4310. #define IOMUX_SLP_OE (1 << 0)
  4311. #define IOMUX_SLP_IE (1 << 1)
  4312. #define IOMUX_SLP_WPDO (1 << 2)
  4313. #define IOMUX_SLP_WPU (1 << 3)
  4314. #define IOMUX_WPDO (1 << 6)
  4315. #define IOMUX_WPU (1 << 7)
  4316. #define IOMUX_SE (1 << 11)
  4317. #define IOMUX_WPUS (1 << 12)
  4318. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4319. #define IOMUX_PAD_CLK26M_PMIC_DRV(n) (((n)&0x3) << 19)
  4320. // pad_sim_1_rst
  4321. #define IOMUX_SLP_OE (1 << 0)
  4322. #define IOMUX_SLP_IE (1 << 1)
  4323. #define IOMUX_SLP_WPDO (1 << 2)
  4324. #define IOMUX_SLP_WPU (1 << 3)
  4325. #define IOMUX_WPDO (1 << 6)
  4326. #define IOMUX_WPU (1 << 7)
  4327. #define IOMUX_SE (1 << 11)
  4328. #define IOMUX_WPUS (1 << 12)
  4329. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4330. #define IOMUX_PAD_SIM_1_RST_DRV(n) (((n)&0xf) << 19)
  4331. // pad_sim_1_dio
  4332. #define IOMUX_SLP_OE (1 << 0)
  4333. #define IOMUX_SLP_IE (1 << 1)
  4334. #define IOMUX_SLP_WPDO (1 << 2)
  4335. #define IOMUX_SLP_WPU (1 << 3)
  4336. #define IOMUX_WPDO (1 << 6)
  4337. #define IOMUX_WPU (1 << 7)
  4338. #define IOMUX_SE (1 << 11)
  4339. #define IOMUX_WPUS (1 << 12)
  4340. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4341. #define IOMUX_PAD_SIM_1_DIO_DRV(n) (((n)&0xf) << 19)
  4342. // pad_sim_1_clk
  4343. #define IOMUX_SLP_OE (1 << 0)
  4344. #define IOMUX_SLP_IE (1 << 1)
  4345. #define IOMUX_SLP_WPDO (1 << 2)
  4346. #define IOMUX_SLP_WPU (1 << 3)
  4347. #define IOMUX_WPDO (1 << 6)
  4348. #define IOMUX_WPU (1 << 7)
  4349. #define IOMUX_SE (1 << 11)
  4350. #define IOMUX_WPUS (1 << 12)
  4351. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4352. #define IOMUX_PAD_SIM_1_CLK_DRV(n) (((n)&0xf) << 19)
  4353. // pad_sim_0_rst
  4354. #define IOMUX_SLP_OE (1 << 0)
  4355. #define IOMUX_SLP_IE (1 << 1)
  4356. #define IOMUX_SLP_WPDO (1 << 2)
  4357. #define IOMUX_SLP_WPU (1 << 3)
  4358. #define IOMUX_WPDO (1 << 6)
  4359. #define IOMUX_WPU (1 << 7)
  4360. #define IOMUX_SE (1 << 11)
  4361. #define IOMUX_WPUS (1 << 12)
  4362. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4363. #define IOMUX_PAD_SIM_0_RST_DRV(n) (((n)&0xf) << 19)
  4364. // pad_sim_0_dio
  4365. #define IOMUX_SLP_OE (1 << 0)
  4366. #define IOMUX_SLP_IE (1 << 1)
  4367. #define IOMUX_SLP_WPDO (1 << 2)
  4368. #define IOMUX_SLP_WPU (1 << 3)
  4369. #define IOMUX_WPDO (1 << 6)
  4370. #define IOMUX_WPU (1 << 7)
  4371. #define IOMUX_SE (1 << 11)
  4372. #define IOMUX_WPUS (1 << 12)
  4373. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4374. #define IOMUX_PAD_SIM_0_DIO_DRV(n) (((n)&0xf) << 19)
  4375. // pad_sim_0_clk
  4376. #define IOMUX_SLP_OE (1 << 0)
  4377. #define IOMUX_SLP_IE (1 << 1)
  4378. #define IOMUX_SLP_WPDO (1 << 2)
  4379. #define IOMUX_SLP_WPU (1 << 3)
  4380. #define IOMUX_WPDO (1 << 6)
  4381. #define IOMUX_WPU (1 << 7)
  4382. #define IOMUX_SE (1 << 11)
  4383. #define IOMUX_WPUS (1 << 12)
  4384. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4385. #define IOMUX_PAD_SIM_0_CLK_DRV(n) (((n)&0xf) << 19)
  4386. // pad_sw_clk
  4387. #define IOMUX_SLP_OE (1 << 0)
  4388. #define IOMUX_SLP_IE (1 << 1)
  4389. #define IOMUX_SLP_WPDO (1 << 2)
  4390. #define IOMUX_SLP_WPU (1 << 3)
  4391. #define IOMUX_WPDO (1 << 6)
  4392. #define IOMUX_WPU (1 << 7)
  4393. #define IOMUX_SE (1 << 11)
  4394. #define IOMUX_WPUS (1 << 12)
  4395. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4396. #define IOMUX_PAD_SW_CLK_DRV(n) (((n)&0x3) << 19)
  4397. // pad_sw_dio
  4398. #define IOMUX_SLP_OE (1 << 0)
  4399. #define IOMUX_SLP_IE (1 << 1)
  4400. #define IOMUX_SLP_WPDO (1 << 2)
  4401. #define IOMUX_SLP_WPU (1 << 3)
  4402. #define IOMUX_WPDO (1 << 6)
  4403. #define IOMUX_WPU (1 << 7)
  4404. #define IOMUX_SE (1 << 11)
  4405. #define IOMUX_WPUS (1 << 12)
  4406. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4407. #define IOMUX_PAD_SW_DIO_DRV(n) (((n)&0x3) << 19)
  4408. // pad_debug_host_tx
  4409. #define IOMUX_SLP_OE (1 << 0)
  4410. #define IOMUX_SLP_IE (1 << 1)
  4411. #define IOMUX_SLP_WPDO (1 << 2)
  4412. #define IOMUX_SLP_WPU (1 << 3)
  4413. #define IOMUX_WPDO (1 << 6)
  4414. #define IOMUX_WPU (1 << 7)
  4415. #define IOMUX_SE (1 << 11)
  4416. #define IOMUX_WPUS (1 << 12)
  4417. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4418. #define IOMUX_PAD_DEBUG_HOST_TX_DRV(n) (((n)&0x3) << 19)
  4419. // pad_debug_host_rx
  4420. #define IOMUX_SLP_OE (1 << 0)
  4421. #define IOMUX_SLP_IE (1 << 1)
  4422. #define IOMUX_SLP_WPDO (1 << 2)
  4423. #define IOMUX_SLP_WPU (1 << 3)
  4424. #define IOMUX_WPDO (1 << 6)
  4425. #define IOMUX_WPU (1 << 7)
  4426. #define IOMUX_PADI_SWITCH (1 << 10)
  4427. #define IOMUX_SE (1 << 11)
  4428. #define IOMUX_WPUS (1 << 12)
  4429. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4430. #define IOMUX_PAD_DEBUG_HOST_RX_DRV(n) (((n)&0x3) << 19)
  4431. // pad_debug_host_clk
  4432. #define IOMUX_SLP_OE (1 << 0)
  4433. #define IOMUX_SLP_IE (1 << 1)
  4434. #define IOMUX_SLP_WPDO (1 << 2)
  4435. #define IOMUX_SLP_WPU (1 << 3)
  4436. #define IOMUX_WPDO (1 << 6)
  4437. #define IOMUX_WPU (1 << 7)
  4438. #define IOMUX_PADI_SWITCH (1 << 10)
  4439. #define IOMUX_SE (1 << 11)
  4440. #define IOMUX_WPUS (1 << 12)
  4441. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4442. #define IOMUX_PAD_DEBUG_HOST_CLK_DRV(n) (((n)&0x3) << 19)
  4443. // pad_camera_rst_l
  4444. #define IOMUX_SLP_OE (1 << 0)
  4445. #define IOMUX_SLP_IE (1 << 1)
  4446. #define IOMUX_SLP_WPDO (1 << 2)
  4447. #define IOMUX_SLP_WPU (1 << 3)
  4448. #define IOMUX_WPDO (1 << 6)
  4449. #define IOMUX_WPU (1 << 7)
  4450. #define IOMUX_PADI_SWITCH (1 << 10)
  4451. #define IOMUX_SE (1 << 11)
  4452. #define IOMUX_WPUS (1 << 12)
  4453. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4454. #define IOMUX_PAD_CAMERA_RST_L_DRV(n) (((n)&0x3) << 19)
  4455. // pad_spi_camera_sck
  4456. #define IOMUX_SLP_OE (1 << 0)
  4457. #define IOMUX_SLP_IE (1 << 1)
  4458. #define IOMUX_SLP_WPDO (1 << 2)
  4459. #define IOMUX_SLP_WPU (1 << 3)
  4460. #define IOMUX_WPDO (1 << 6)
  4461. #define IOMUX_WPU (1 << 7)
  4462. #define IOMUX_PADI_SWITCH (1 << 10)
  4463. #define IOMUX_SE (1 << 11)
  4464. #define IOMUX_WPUS (1 << 12)
  4465. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4466. #define IOMUX_PAD_SPI_CAMERA_SCK_DRV(n) (((n)&0x3) << 19)
  4467. // pad_spi_camera_si_1
  4468. #define IOMUX_SLP_OE (1 << 0)
  4469. #define IOMUX_SLP_IE (1 << 1)
  4470. #define IOMUX_SLP_WPDO (1 << 2)
  4471. #define IOMUX_SLP_WPU (1 << 3)
  4472. #define IOMUX_WPDO (1 << 6)
  4473. #define IOMUX_WPU (1 << 7)
  4474. #define IOMUX_PADI_SWITCH (1 << 10)
  4475. #define IOMUX_SE (1 << 11)
  4476. #define IOMUX_WPUS (1 << 12)
  4477. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4478. #define IOMUX_PAD_SPI_CAMERA_SI_1_DRV(n) (((n)&0x3) << 19)
  4479. // pad_spi_camera_si_0
  4480. #define IOMUX_SLP_OE (1 << 0)
  4481. #define IOMUX_SLP_IE (1 << 1)
  4482. #define IOMUX_SLP_WPDO (1 << 2)
  4483. #define IOMUX_SLP_WPU (1 << 3)
  4484. #define IOMUX_WPDO (1 << 6)
  4485. #define IOMUX_WPU (1 << 7)
  4486. #define IOMUX_PADI_SWITCH (1 << 10)
  4487. #define IOMUX_SE (1 << 11)
  4488. #define IOMUX_WPUS (1 << 12)
  4489. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4490. #define IOMUX_PAD_SPI_CAMERA_SI_0_DRV(n) (((n)&0x3) << 19)
  4491. // pad_camera_ref_clk
  4492. #define IOMUX_SLP_OE (1 << 0)
  4493. #define IOMUX_SLP_IE (1 << 1)
  4494. #define IOMUX_SLP_WPDO (1 << 2)
  4495. #define IOMUX_SLP_WPU (1 << 3)
  4496. #define IOMUX_WPDO (1 << 6)
  4497. #define IOMUX_WPU (1 << 7)
  4498. #define IOMUX_SE (1 << 11)
  4499. #define IOMUX_WPUS (1 << 12)
  4500. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4501. #define IOMUX_PAD_CAMERA_REF_CLK_DRV(n) (((n)&0x3) << 19)
  4502. // pad_camera_pwdn
  4503. #define IOMUX_SLP_OE (1 << 0)
  4504. #define IOMUX_SLP_IE (1 << 1)
  4505. #define IOMUX_SLP_WPDO (1 << 2)
  4506. #define IOMUX_SLP_WPU (1 << 3)
  4507. #define IOMUX_WPDO (1 << 6)
  4508. #define IOMUX_WPU (1 << 7)
  4509. #define IOMUX_SE (1 << 11)
  4510. #define IOMUX_WPUS (1 << 12)
  4511. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4512. #define IOMUX_PAD_CAMERA_PWDN_DRV(n) (((n)&0x3) << 19)
  4513. // pad_i2s_sdat_i
  4514. #define IOMUX_SLP_OE (1 << 0)
  4515. #define IOMUX_SLP_IE (1 << 1)
  4516. #define IOMUX_SLP_WPDO (1 << 2)
  4517. #define IOMUX_SLP_WPU (1 << 3)
  4518. #define IOMUX_WPDO (1 << 6)
  4519. #define IOMUX_WPU (1 << 7)
  4520. #define IOMUX_SE (1 << 11)
  4521. #define IOMUX_WPUS (1 << 12)
  4522. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4523. #define IOMUX_PAD_I2S_SDAT_I_DRV(n) (((n)&0x3) << 19)
  4524. // pad_i2s1_sdat_o
  4525. #define IOMUX_SLP_OE (1 << 0)
  4526. #define IOMUX_SLP_IE (1 << 1)
  4527. #define IOMUX_SLP_WPDO (1 << 2)
  4528. #define IOMUX_SLP_WPU (1 << 3)
  4529. #define IOMUX_WPDO (1 << 6)
  4530. #define IOMUX_WPU (1 << 7)
  4531. #define IOMUX_SE (1 << 11)
  4532. #define IOMUX_WPUS (1 << 12)
  4533. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4534. #define IOMUX_PAD_I2S1_SDAT_O_DRV(n) (((n)&0x3) << 19)
  4535. // pad_i2s1_lrck
  4536. #define IOMUX_SLP_OE (1 << 0)
  4537. #define IOMUX_SLP_IE (1 << 1)
  4538. #define IOMUX_SLP_WPDO (1 << 2)
  4539. #define IOMUX_SLP_WPU (1 << 3)
  4540. #define IOMUX_WPDO (1 << 6)
  4541. #define IOMUX_WPU (1 << 7)
  4542. #define IOMUX_SE (1 << 11)
  4543. #define IOMUX_WPUS (1 << 12)
  4544. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4545. #define IOMUX_PAD_I2S1_LRCK_DRV(n) (((n)&0x3) << 19)
  4546. // pad_i2s1_bck
  4547. #define IOMUX_SLP_OE (1 << 0)
  4548. #define IOMUX_SLP_IE (1 << 1)
  4549. #define IOMUX_SLP_WPDO (1 << 2)
  4550. #define IOMUX_SLP_WPU (1 << 3)
  4551. #define IOMUX_WPDO (1 << 6)
  4552. #define IOMUX_WPU (1 << 7)
  4553. #define IOMUX_SE (1 << 11)
  4554. #define IOMUX_WPUS (1 << 12)
  4555. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4556. #define IOMUX_PAD_I2S1_BCK_DRV(n) (((n)&0x3) << 19)
  4557. // pad_i2s1_mclk
  4558. #define IOMUX_SLP_OE (1 << 0)
  4559. #define IOMUX_SLP_IE (1 << 1)
  4560. #define IOMUX_SLP_WPDO (1 << 2)
  4561. #define IOMUX_SLP_WPU (1 << 3)
  4562. #define IOMUX_WPDO (1 << 6)
  4563. #define IOMUX_WPU (1 << 7)
  4564. #define IOMUX_SE (1 << 11)
  4565. #define IOMUX_WPUS (1 << 12)
  4566. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4567. #define IOMUX_PAD_I2S1_MCLK_DRV(n) (((n)&0x3) << 19)
  4568. // pad_i2c_m2_scl
  4569. #define IOMUX_SLP_OE (1 << 0)
  4570. #define IOMUX_SLP_IE (1 << 1)
  4571. #define IOMUX_SLP_WPDO (1 << 2)
  4572. #define IOMUX_SLP_WPU (1 << 3)
  4573. #define IOMUX_WPDO (1 << 6)
  4574. #define IOMUX_WPU (1 << 7)
  4575. #define IOMUX_SE (1 << 11)
  4576. #define IOMUX_WPUS (1 << 12)
  4577. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4578. #define IOMUX_PAD_I2C_M2_SCL_DRV(n) (((n)&0x3) << 19)
  4579. // pad_i2c_m2_sda
  4580. #define IOMUX_SLP_OE (1 << 0)
  4581. #define IOMUX_SLP_IE (1 << 1)
  4582. #define IOMUX_SLP_WPDO (1 << 2)
  4583. #define IOMUX_SLP_WPU (1 << 3)
  4584. #define IOMUX_WPDO (1 << 6)
  4585. #define IOMUX_WPU (1 << 7)
  4586. #define IOMUX_SE (1 << 11)
  4587. #define IOMUX_WPUS (1 << 12)
  4588. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4589. #define IOMUX_PAD_I2C_M2_SDA_DRV(n) (((n)&0x3) << 19)
  4590. // pad_nand_sel
  4591. #define IOMUX_SLP_OE (1 << 0)
  4592. #define IOMUX_SLP_IE (1 << 1)
  4593. #define IOMUX_SLP_WPDO (1 << 2)
  4594. #define IOMUX_SLP_WPU (1 << 3)
  4595. #define IOMUX_WPDO (1 << 6)
  4596. #define IOMUX_WPU (1 << 7)
  4597. #define IOMUX_SE (1 << 11)
  4598. #define IOMUX_WPUS (1 << 12)
  4599. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4600. #define IOMUX_PAD_NAND_SEL_DRV(n) (((n)&0x3) << 19)
  4601. // pad_keyout_3
  4602. #define IOMUX_SLP_OE (1 << 0)
  4603. #define IOMUX_SLP_IE (1 << 1)
  4604. #define IOMUX_SLP_WPDO (1 << 2)
  4605. #define IOMUX_SLP_WPU (1 << 3)
  4606. #define IOMUX_WPDO (1 << 6)
  4607. #define IOMUX_WPU (1 << 7)
  4608. #define IOMUX_SE (1 << 11)
  4609. #define IOMUX_WPUS (1 << 12)
  4610. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4611. #define IOMUX_PAD_KEYOUT_3_DRV(n) (((n)&0xf) << 19)
  4612. // pad_keyout_2
  4613. #define IOMUX_SLP_OE (1 << 0)
  4614. #define IOMUX_SLP_IE (1 << 1)
  4615. #define IOMUX_SLP_WPDO (1 << 2)
  4616. #define IOMUX_SLP_WPU (1 << 3)
  4617. #define IOMUX_WPDO (1 << 6)
  4618. #define IOMUX_WPU (1 << 7)
  4619. #define IOMUX_SE (1 << 11)
  4620. #define IOMUX_WPUS (1 << 12)
  4621. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4622. #define IOMUX_PAD_KEYOUT_2_DRV(n) (((n)&0xf) << 19)
  4623. // pad_keyout_1
  4624. #define IOMUX_SLP_OE (1 << 0)
  4625. #define IOMUX_SLP_IE (1 << 1)
  4626. #define IOMUX_SLP_WPDO (1 << 2)
  4627. #define IOMUX_SLP_WPU (1 << 3)
  4628. #define IOMUX_WPDO (1 << 6)
  4629. #define IOMUX_WPU (1 << 7)
  4630. #define IOMUX_SE (1 << 11)
  4631. #define IOMUX_WPUS (1 << 12)
  4632. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4633. #define IOMUX_PAD_KEYOUT_1_DRV(n) (((n)&0xf) << 19)
  4634. // pad_keyout_0
  4635. #define IOMUX_SLP_OE (1 << 0)
  4636. #define IOMUX_SLP_IE (1 << 1)
  4637. #define IOMUX_SLP_WPDO (1 << 2)
  4638. #define IOMUX_SLP_WPU (1 << 3)
  4639. #define IOMUX_WPDO (1 << 6)
  4640. #define IOMUX_WPU (1 << 7)
  4641. #define IOMUX_SE (1 << 11)
  4642. #define IOMUX_WPUS (1 << 12)
  4643. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4644. #define IOMUX_PAD_KEYOUT_0_DRV(n) (((n)&0xf) << 19)
  4645. // pad_keyin_3
  4646. #define IOMUX_SLP_OE (1 << 0)
  4647. #define IOMUX_SLP_IE (1 << 1)
  4648. #define IOMUX_SLP_WPDO (1 << 2)
  4649. #define IOMUX_SLP_WPU (1 << 3)
  4650. #define IOMUX_WPDO (1 << 6)
  4651. #define IOMUX_WPU (1 << 7)
  4652. #define IOMUX_SE (1 << 11)
  4653. #define IOMUX_WPUS (1 << 12)
  4654. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4655. #define IOMUX_PAD_KEYIN_3_DRV(n) (((n)&0xf) << 19)
  4656. // pad_keyin_2
  4657. #define IOMUX_SLP_OE (1 << 0)
  4658. #define IOMUX_SLP_IE (1 << 1)
  4659. #define IOMUX_SLP_WPDO (1 << 2)
  4660. #define IOMUX_SLP_WPU (1 << 3)
  4661. #define IOMUX_WPDO (1 << 6)
  4662. #define IOMUX_WPU (1 << 7)
  4663. #define IOMUX_SE (1 << 11)
  4664. #define IOMUX_WPUS (1 << 12)
  4665. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4666. #define IOMUX_PAD_KEYIN_2_DRV(n) (((n)&0xf) << 19)
  4667. // pad_keyin_1
  4668. #define IOMUX_SLP_OE (1 << 0)
  4669. #define IOMUX_SLP_IE (1 << 1)
  4670. #define IOMUX_SLP_WPDO (1 << 2)
  4671. #define IOMUX_SLP_WPU (1 << 3)
  4672. #define IOMUX_WPDO (1 << 6)
  4673. #define IOMUX_WPU (1 << 7)
  4674. #define IOMUX_SE (1 << 11)
  4675. #define IOMUX_WPUS (1 << 12)
  4676. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4677. #define IOMUX_PAD_KEYIN_1_DRV(n) (((n)&0xf) << 19)
  4678. // pad_keyin_0
  4679. #define IOMUX_SLP_OE (1 << 0)
  4680. #define IOMUX_SLP_IE (1 << 1)
  4681. #define IOMUX_SLP_WPDO (1 << 2)
  4682. #define IOMUX_SLP_WPU (1 << 3)
  4683. #define IOMUX_WPDO (1 << 6)
  4684. #define IOMUX_WPU (1 << 7)
  4685. #define IOMUX_SE (1 << 11)
  4686. #define IOMUX_WPUS (1 << 12)
  4687. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4688. #define IOMUX_PAD_KEYIN_0_DRV(n) (((n)&0xf) << 19)
  4689. // pad_lcd_rstb
  4690. #define IOMUX_SLP_OE (1 << 0)
  4691. #define IOMUX_SLP_IE (1 << 1)
  4692. #define IOMUX_SLP_WPDO (1 << 2)
  4693. #define IOMUX_SLP_WPU (1 << 3)
  4694. #define IOMUX_WPDO (1 << 6)
  4695. #define IOMUX_WPU (1 << 7)
  4696. #define IOMUX_SE (1 << 11)
  4697. #define IOMUX_WPUS (1 << 12)
  4698. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4699. #define IOMUX_PAD_LCD_RSTB_DRV(n) (((n)&0xf) << 19)
  4700. // pad_lcd_fmark
  4701. #define IOMUX_SLP_OE (1 << 0)
  4702. #define IOMUX_SLP_IE (1 << 1)
  4703. #define IOMUX_SLP_WPDO (1 << 2)
  4704. #define IOMUX_SLP_WPU (1 << 3)
  4705. #define IOMUX_WPDO (1 << 6)
  4706. #define IOMUX_WPU (1 << 7)
  4707. #define IOMUX_SE (1 << 11)
  4708. #define IOMUX_WPUS (1 << 12)
  4709. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4710. #define IOMUX_PAD_LCD_FMARK_DRV(n) (((n)&0xf) << 19)
  4711. // pad_spi_lcd_select
  4712. #define IOMUX_SLP_OE (1 << 0)
  4713. #define IOMUX_SLP_IE (1 << 1)
  4714. #define IOMUX_SLP_WPDO (1 << 2)
  4715. #define IOMUX_SLP_WPU (1 << 3)
  4716. #define IOMUX_WPDO (1 << 6)
  4717. #define IOMUX_WPU (1 << 7)
  4718. #define IOMUX_SE (1 << 11)
  4719. #define IOMUX_WPUS (1 << 12)
  4720. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4721. #define IOMUX_PAD_SPI_LCD_SELECT_DRV(n) (((n)&0xf) << 19)
  4722. // pad_spi_lcd_cs
  4723. #define IOMUX_SLP_OE (1 << 0)
  4724. #define IOMUX_SLP_IE (1 << 1)
  4725. #define IOMUX_SLP_WPDO (1 << 2)
  4726. #define IOMUX_SLP_WPU (1 << 3)
  4727. #define IOMUX_WPDO (1 << 6)
  4728. #define IOMUX_WPU (1 << 7)
  4729. #define IOMUX_SE (1 << 11)
  4730. #define IOMUX_WPUS (1 << 12)
  4731. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4732. #define IOMUX_PAD_SPI_LCD_CS_DRV(n) (((n)&0xf) << 19)
  4733. // pad_spi_lcd_clk
  4734. #define IOMUX_SLP_OE (1 << 0)
  4735. #define IOMUX_SLP_IE (1 << 1)
  4736. #define IOMUX_SLP_WPDO (1 << 2)
  4737. #define IOMUX_SLP_WPU (1 << 3)
  4738. #define IOMUX_WPDO (1 << 6)
  4739. #define IOMUX_WPU (1 << 7)
  4740. #define IOMUX_SE (1 << 11)
  4741. #define IOMUX_WPUS (1 << 12)
  4742. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4743. #define IOMUX_PAD_SPI_LCD_CLK_DRV(n) (((n)&0xf) << 19)
  4744. // pad_spi_lcd_sdc
  4745. #define IOMUX_SLP_OE (1 << 0)
  4746. #define IOMUX_SLP_IE (1 << 1)
  4747. #define IOMUX_SLP_WPDO (1 << 2)
  4748. #define IOMUX_SLP_WPU (1 << 3)
  4749. #define IOMUX_WPDO (1 << 6)
  4750. #define IOMUX_WPU (1 << 7)
  4751. #define IOMUX_SE (1 << 11)
  4752. #define IOMUX_WPUS (1 << 12)
  4753. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4754. #define IOMUX_PAD_SPI_LCD_SDC_DRV(n) (((n)&0xf) << 19)
  4755. // pad_spi_lcd_sio
  4756. #define IOMUX_SLP_OE (1 << 0)
  4757. #define IOMUX_SLP_IE (1 << 1)
  4758. #define IOMUX_SLP_WPDO (1 << 2)
  4759. #define IOMUX_SLP_WPU (1 << 3)
  4760. #define IOMUX_WPDO (1 << 6)
  4761. #define IOMUX_WPU (1 << 7)
  4762. #define IOMUX_SE (1 << 11)
  4763. #define IOMUX_WPUS (1 << 12)
  4764. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4765. #define IOMUX_PAD_SPI_LCD_SIO_DRV(n) (((n)&0xf) << 19)
  4766. // pad_sdmmc1_rst
  4767. #define IOMUX_SLP_OE (1 << 0)
  4768. #define IOMUX_SLP_IE (1 << 1)
  4769. #define IOMUX_SLP_WPDO (1 << 2)
  4770. #define IOMUX_SLP_WPU (1 << 3)
  4771. #define IOMUX_WPDO (1 << 6)
  4772. #define IOMUX_WPU (1 << 7)
  4773. #define IOMUX_SE (1 << 11)
  4774. #define IOMUX_WPUS (1 << 12)
  4775. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4776. #define IOMUX_PAD_SDMMC1_RST_DRV(n) (((n)&0xf) << 19)
  4777. // pad_sdmmc1_data_7
  4778. #define IOMUX_SLP_OE (1 << 0)
  4779. #define IOMUX_SLP_IE (1 << 1)
  4780. #define IOMUX_SLP_WPDO (1 << 2)
  4781. #define IOMUX_SLP_WPU (1 << 3)
  4782. #define IOMUX_WPDO (1 << 6)
  4783. #define IOMUX_WPU (1 << 7)
  4784. #define IOMUX_SE (1 << 11)
  4785. #define IOMUX_WPUS (1 << 12)
  4786. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4787. #define IOMUX_PAD_SDMMC1_DATA_7_DRV(n) (((n)&0xf) << 19)
  4788. // pad_sdmmc1_data_6
  4789. #define IOMUX_SLP_OE (1 << 0)
  4790. #define IOMUX_SLP_IE (1 << 1)
  4791. #define IOMUX_SLP_WPDO (1 << 2)
  4792. #define IOMUX_SLP_WPU (1 << 3)
  4793. #define IOMUX_WPDO (1 << 6)
  4794. #define IOMUX_WPU (1 << 7)
  4795. #define IOMUX_SE (1 << 11)
  4796. #define IOMUX_WPUS (1 << 12)
  4797. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4798. #define IOMUX_PAD_SDMMC1_DATA_6_DRV(n) (((n)&0xf) << 19)
  4799. // pad_sdmmc1_data_5
  4800. #define IOMUX_SLP_OE (1 << 0)
  4801. #define IOMUX_SLP_IE (1 << 1)
  4802. #define IOMUX_SLP_WPDO (1 << 2)
  4803. #define IOMUX_SLP_WPU (1 << 3)
  4804. #define IOMUX_WPDO (1 << 6)
  4805. #define IOMUX_WPU (1 << 7)
  4806. #define IOMUX_SE (1 << 11)
  4807. #define IOMUX_WPUS (1 << 12)
  4808. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4809. #define IOMUX_PAD_SDMMC1_DATA_5_DRV(n) (((n)&0xf) << 19)
  4810. // pad_sdmmc1_data_4
  4811. #define IOMUX_SLP_OE (1 << 0)
  4812. #define IOMUX_SLP_IE (1 << 1)
  4813. #define IOMUX_SLP_WPDO (1 << 2)
  4814. #define IOMUX_SLP_WPU (1 << 3)
  4815. #define IOMUX_WPDO (1 << 6)
  4816. #define IOMUX_WPU (1 << 7)
  4817. #define IOMUX_SE (1 << 11)
  4818. #define IOMUX_WPUS (1 << 12)
  4819. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4820. #define IOMUX_PAD_SDMMC1_DATA_4_DRV(n) (((n)&0xf) << 19)
  4821. // pad_sdmmc1_data_3
  4822. #define IOMUX_SLP_OE (1 << 0)
  4823. #define IOMUX_SLP_IE (1 << 1)
  4824. #define IOMUX_SLP_WPDO (1 << 2)
  4825. #define IOMUX_SLP_WPU (1 << 3)
  4826. #define IOMUX_WPDO (1 << 6)
  4827. #define IOMUX_WPU (1 << 7)
  4828. #define IOMUX_SE (1 << 11)
  4829. #define IOMUX_WPUS (1 << 12)
  4830. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4831. #define IOMUX_PAD_SDMMC1_DATA_3_DRV(n) (((n)&0xf) << 19)
  4832. // pad_sdmmc1_data_2
  4833. #define IOMUX_SLP_OE (1 << 0)
  4834. #define IOMUX_SLP_IE (1 << 1)
  4835. #define IOMUX_SLP_WPDO (1 << 2)
  4836. #define IOMUX_SLP_WPU (1 << 3)
  4837. #define IOMUX_WPDO (1 << 6)
  4838. #define IOMUX_WPU (1 << 7)
  4839. #define IOMUX_SE (1 << 11)
  4840. #define IOMUX_WPUS (1 << 12)
  4841. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4842. #define IOMUX_PAD_SDMMC1_DATA_2_DRV(n) (((n)&0xf) << 19)
  4843. // pad_sdmmc1_data_1
  4844. #define IOMUX_SLP_OE (1 << 0)
  4845. #define IOMUX_SLP_IE (1 << 1)
  4846. #define IOMUX_SLP_WPDO (1 << 2)
  4847. #define IOMUX_SLP_WPU (1 << 3)
  4848. #define IOMUX_WPDO (1 << 6)
  4849. #define IOMUX_WPU (1 << 7)
  4850. #define IOMUX_SE (1 << 11)
  4851. #define IOMUX_WPUS (1 << 12)
  4852. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4853. #define IOMUX_PAD_SDMMC1_DATA_1_DRV(n) (((n)&0xf) << 19)
  4854. // pad_sdmmc1_data_0
  4855. #define IOMUX_SLP_OE (1 << 0)
  4856. #define IOMUX_SLP_IE (1 << 1)
  4857. #define IOMUX_SLP_WPDO (1 << 2)
  4858. #define IOMUX_SLP_WPU (1 << 3)
  4859. #define IOMUX_WPDO (1 << 6)
  4860. #define IOMUX_WPU (1 << 7)
  4861. #define IOMUX_SE (1 << 11)
  4862. #define IOMUX_WPUS (1 << 12)
  4863. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4864. #define IOMUX_PAD_SDMMC1_DATA_0_DRV(n) (((n)&0xf) << 19)
  4865. // pad_sdmmc1_cmd
  4866. #define IOMUX_SLP_OE (1 << 0)
  4867. #define IOMUX_SLP_IE (1 << 1)
  4868. #define IOMUX_SLP_WPDO (1 << 2)
  4869. #define IOMUX_SLP_WPU (1 << 3)
  4870. #define IOMUX_WPDO (1 << 6)
  4871. #define IOMUX_WPU (1 << 7)
  4872. #define IOMUX_SE (1 << 11)
  4873. #define IOMUX_WPUS (1 << 12)
  4874. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4875. #define IOMUX_PAD_SDMMC1_CMD_DRV(n) (((n)&0xf) << 19)
  4876. // pad_sdmmc1_clk
  4877. #define IOMUX_SLP_OE (1 << 0)
  4878. #define IOMUX_SLP_IE (1 << 1)
  4879. #define IOMUX_SLP_WPDO (1 << 2)
  4880. #define IOMUX_SLP_WPU (1 << 3)
  4881. #define IOMUX_WPDO (1 << 6)
  4882. #define IOMUX_WPU (1 << 7)
  4883. #define IOMUX_SE (1 << 11)
  4884. #define IOMUX_WPUS (1 << 12)
  4885. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4886. #define IOMUX_PAD_SDMMC1_CLK_DRV(n) (((n)&0xf) << 19)
  4887. // pad_uart_2_rts
  4888. #define IOMUX_SLP_OE (1 << 0)
  4889. #define IOMUX_SLP_IE (1 << 1)
  4890. #define IOMUX_SLP_WPDO (1 << 2)
  4891. #define IOMUX_SLP_WPU (1 << 3)
  4892. #define IOMUX_WPDO (1 << 6)
  4893. #define IOMUX_WPU (1 << 7)
  4894. #define IOMUX_SE (1 << 11)
  4895. #define IOMUX_WPUS (1 << 12)
  4896. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4897. #define IOMUX_PAD_UART_2_RTS_DRV(n) (((n)&0x3) << 19)
  4898. // pad_uart_2_cts
  4899. #define IOMUX_SLP_OE (1 << 0)
  4900. #define IOMUX_SLP_IE (1 << 1)
  4901. #define IOMUX_SLP_WPDO (1 << 2)
  4902. #define IOMUX_SLP_WPU (1 << 3)
  4903. #define IOMUX_WPDO (1 << 6)
  4904. #define IOMUX_WPU (1 << 7)
  4905. #define IOMUX_SE (1 << 11)
  4906. #define IOMUX_WPUS (1 << 12)
  4907. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4908. #define IOMUX_PAD_UART_2_CTS_DRV(n) (((n)&0x3) << 19)
  4909. // pad_uart_2_txd
  4910. #define IOMUX_SLP_OE (1 << 0)
  4911. #define IOMUX_SLP_IE (1 << 1)
  4912. #define IOMUX_SLP_WPDO (1 << 2)
  4913. #define IOMUX_SLP_WPU (1 << 3)
  4914. #define IOMUX_WPDO (1 << 6)
  4915. #define IOMUX_WPU (1 << 7)
  4916. #define IOMUX_SE (1 << 11)
  4917. #define IOMUX_WPUS (1 << 12)
  4918. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4919. #define IOMUX_PAD_UART_2_TXD_DRV(n) (((n)&0x3) << 19)
  4920. // pad_uart_2_rxd
  4921. #define IOMUX_SLP_OE (1 << 0)
  4922. #define IOMUX_SLP_IE (1 << 1)
  4923. #define IOMUX_SLP_WPDO (1 << 2)
  4924. #define IOMUX_SLP_WPU (1 << 3)
  4925. #define IOMUX_WPDO (1 << 6)
  4926. #define IOMUX_WPU (1 << 7)
  4927. #define IOMUX_SE (1 << 11)
  4928. #define IOMUX_WPUS (1 << 12)
  4929. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4930. #define IOMUX_PAD_UART_2_RXD_DRV(n) (((n)&0x3) << 19)
  4931. // pad_i2c_m1_sda
  4932. #define IOMUX_SLP_OE (1 << 0)
  4933. #define IOMUX_SLP_IE (1 << 1)
  4934. #define IOMUX_SLP_WPDO (1 << 2)
  4935. #define IOMUX_SLP_WPU (1 << 3)
  4936. #define IOMUX_WPDO (1 << 6)
  4937. #define IOMUX_WPU (1 << 7)
  4938. #define IOMUX_SE (1 << 11)
  4939. #define IOMUX_WPUS (1 << 12)
  4940. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4941. #define IOMUX_PAD_I2C_M1_SDA_DRV(n) (((n)&0x3) << 19)
  4942. // pad_i2c_m1_scl
  4943. #define IOMUX_SLP_OE (1 << 0)
  4944. #define IOMUX_SLP_IE (1 << 1)
  4945. #define IOMUX_SLP_WPDO (1 << 2)
  4946. #define IOMUX_SLP_WPU (1 << 3)
  4947. #define IOMUX_WPDO (1 << 6)
  4948. #define IOMUX_WPU (1 << 7)
  4949. #define IOMUX_SE (1 << 11)
  4950. #define IOMUX_WPUS (1 << 12)
  4951. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4952. #define IOMUX_PAD_I2C_M1_SCL_DRV(n) (((n)&0x3) << 19)
  4953. // pad_gpio_23
  4954. #define IOMUX_SLP_OE (1 << 0)
  4955. #define IOMUX_SLP_IE (1 << 1)
  4956. #define IOMUX_SLP_WPDO (1 << 2)
  4957. #define IOMUX_SLP_WPU (1 << 3)
  4958. #define IOMUX_WPDO (1 << 6)
  4959. #define IOMUX_WPU (1 << 7)
  4960. #define IOMUX_SE (1 << 11)
  4961. #define IOMUX_WPUS (1 << 12)
  4962. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4963. #define IOMUX_PAD_GPIO_23_DRV(n) (((n)&0x3) << 19)
  4964. // pad_gpio_22
  4965. #define IOMUX_SLP_OE (1 << 0)
  4966. #define IOMUX_SLP_IE (1 << 1)
  4967. #define IOMUX_SLP_WPDO (1 << 2)
  4968. #define IOMUX_SLP_WPU (1 << 3)
  4969. #define IOMUX_WPDO (1 << 6)
  4970. #define IOMUX_WPU (1 << 7)
  4971. #define IOMUX_SE (1 << 11)
  4972. #define IOMUX_WPUS (1 << 12)
  4973. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4974. #define IOMUX_PAD_GPIO_22_DRV(n) (((n)&0x3) << 19)
  4975. // pad_gpio_21
  4976. #define IOMUX_SLP_OE (1 << 0)
  4977. #define IOMUX_SLP_IE (1 << 1)
  4978. #define IOMUX_SLP_WPDO (1 << 2)
  4979. #define IOMUX_SLP_WPU (1 << 3)
  4980. #define IOMUX_WPDO (1 << 6)
  4981. #define IOMUX_WPU (1 << 7)
  4982. #define IOMUX_SE (1 << 11)
  4983. #define IOMUX_WPUS (1 << 12)
  4984. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4985. #define IOMUX_PAD_GPIO_21_DRV(n) (((n)&0x3) << 19)
  4986. // pad_gpio_20
  4987. #define IOMUX_SLP_OE (1 << 0)
  4988. #define IOMUX_SLP_IE (1 << 1)
  4989. #define IOMUX_SLP_WPDO (1 << 2)
  4990. #define IOMUX_SLP_WPU (1 << 3)
  4991. #define IOMUX_WPDO (1 << 6)
  4992. #define IOMUX_WPU (1 << 7)
  4993. #define IOMUX_SE (1 << 11)
  4994. #define IOMUX_WPUS (1 << 12)
  4995. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  4996. #define IOMUX_PAD_GPIO_20_DRV(n) (((n)&0x3) << 19)
  4997. // pad_gpio_19
  4998. #define IOMUX_SLP_OE (1 << 0)
  4999. #define IOMUX_SLP_IE (1 << 1)
  5000. #define IOMUX_SLP_WPDO (1 << 2)
  5001. #define IOMUX_SLP_WPU (1 << 3)
  5002. #define IOMUX_WPDO (1 << 6)
  5003. #define IOMUX_WPU (1 << 7)
  5004. #define IOMUX_SE (1 << 11)
  5005. #define IOMUX_WPUS (1 << 12)
  5006. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5007. #define IOMUX_PAD_GPIO_19_DRV(n) (((n)&0x3) << 19)
  5008. // pad_gpio_18
  5009. #define IOMUX_SLP_OE (1 << 0)
  5010. #define IOMUX_SLP_IE (1 << 1)
  5011. #define IOMUX_SLP_WPDO (1 << 2)
  5012. #define IOMUX_SLP_WPU (1 << 3)
  5013. #define IOMUX_WPDO (1 << 6)
  5014. #define IOMUX_WPU (1 << 7)
  5015. #define IOMUX_SE (1 << 11)
  5016. #define IOMUX_WPUS (1 << 12)
  5017. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5018. #define IOMUX_PAD_GPIO_18_DRV(n) (((n)&0x3) << 19)
  5019. // pad_gpio_17
  5020. #define IOMUX_SLP_OE (1 << 0)
  5021. #define IOMUX_SLP_IE (1 << 1)
  5022. #define IOMUX_SLP_WPDO (1 << 2)
  5023. #define IOMUX_SLP_WPU (1 << 3)
  5024. #define IOMUX_WPDO (1 << 6)
  5025. #define IOMUX_WPU (1 << 7)
  5026. #define IOMUX_SE (1 << 11)
  5027. #define IOMUX_WPUS (1 << 12)
  5028. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5029. #define IOMUX_PAD_GPIO_17_DRV(n) (((n)&0x3) << 19)
  5030. // pad_gpio_16
  5031. #define IOMUX_SLP_OE (1 << 0)
  5032. #define IOMUX_SLP_IE (1 << 1)
  5033. #define IOMUX_SLP_WPDO (1 << 2)
  5034. #define IOMUX_SLP_WPU (1 << 3)
  5035. #define IOMUX_WPDO (1 << 6)
  5036. #define IOMUX_WPU (1 << 7)
  5037. #define IOMUX_SE (1 << 11)
  5038. #define IOMUX_WPUS (1 << 12)
  5039. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5040. #define IOMUX_PAD_GPIO_16_DRV(n) (((n)&0x3) << 19)
  5041. // pad_m_spi_d_3
  5042. #define IOMUX_SLP_OE (1 << 0)
  5043. #define IOMUX_SLP_IE (1 << 1)
  5044. #define IOMUX_SLP_WPDO (1 << 2)
  5045. #define IOMUX_SLP_WPU (1 << 3)
  5046. #define IOMUX_WPDO (1 << 6)
  5047. #define IOMUX_WPU (1 << 7)
  5048. #define IOMUX_SE (1 << 11)
  5049. #define IOMUX_WPUS (1 << 12)
  5050. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5051. #define IOMUX_PAD_M_SPI_D_3_DRV(n) (((n)&0x7) << 19)
  5052. // pad_m_spi_d_2
  5053. #define IOMUX_SLP_OE (1 << 0)
  5054. #define IOMUX_SLP_IE (1 << 1)
  5055. #define IOMUX_SLP_WPDO (1 << 2)
  5056. #define IOMUX_SLP_WPU (1 << 3)
  5057. #define IOMUX_WPDO (1 << 6)
  5058. #define IOMUX_WPU (1 << 7)
  5059. #define IOMUX_SE (1 << 11)
  5060. #define IOMUX_WPUS (1 << 12)
  5061. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5062. #define IOMUX_PAD_M_SPI_D_2_DRV(n) (((n)&0x7) << 19)
  5063. // pad_m_spi_d_1
  5064. #define IOMUX_SLP_OE (1 << 0)
  5065. #define IOMUX_SLP_IE (1 << 1)
  5066. #define IOMUX_SLP_WPDO (1 << 2)
  5067. #define IOMUX_SLP_WPU (1 << 3)
  5068. #define IOMUX_WPDO (1 << 6)
  5069. #define IOMUX_WPU (1 << 7)
  5070. #define IOMUX_SE (1 << 11)
  5071. #define IOMUX_WPUS (1 << 12)
  5072. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5073. #define IOMUX_PAD_M_SPI_D_1_DRV(n) (((n)&0x7) << 19)
  5074. // pad_m_spi_d_0
  5075. #define IOMUX_SLP_OE (1 << 0)
  5076. #define IOMUX_SLP_IE (1 << 1)
  5077. #define IOMUX_SLP_WPDO (1 << 2)
  5078. #define IOMUX_SLP_WPU (1 << 3)
  5079. #define IOMUX_WPDO (1 << 6)
  5080. #define IOMUX_WPU (1 << 7)
  5081. #define IOMUX_SE (1 << 11)
  5082. #define IOMUX_WPUS (1 << 12)
  5083. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5084. #define IOMUX_PAD_M_SPI_D_0_DRV(n) (((n)&0x7) << 19)
  5085. // pad_m_spi_cs
  5086. #define IOMUX_SLP_OE (1 << 0)
  5087. #define IOMUX_SLP_IE (1 << 1)
  5088. #define IOMUX_SLP_WPDO (1 << 2)
  5089. #define IOMUX_SLP_WPU (1 << 3)
  5090. #define IOMUX_WPDO (1 << 6)
  5091. #define IOMUX_WPU (1 << 7)
  5092. #define IOMUX_SE (1 << 11)
  5093. #define IOMUX_WPUS (1 << 12)
  5094. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5095. #define IOMUX_PAD_M_SPI_CS_DRV(n) (((n)&0x7) << 19)
  5096. // pad_m_spi_clk
  5097. #define IOMUX_SLP_OE (1 << 0)
  5098. #define IOMUX_SLP_IE (1 << 1)
  5099. #define IOMUX_SLP_WPDO (1 << 2)
  5100. #define IOMUX_SLP_WPU (1 << 3)
  5101. #define IOMUX_WPDO (1 << 6)
  5102. #define IOMUX_WPU (1 << 7)
  5103. #define IOMUX_SE (1 << 11)
  5104. #define IOMUX_WPUS (1 << 12)
  5105. #define IOMUX_DSLP_EN(n) (((n)&0x3f) << 13)
  5106. #define IOMUX_PAD_M_SPI_CLK_DRV(n) (((n)&0x7) << 19)
  5107. #endif // _IOMUX_H_